熱門關鍵字:ADAS | 藍牙5 | NB-IoT | AI | 工業4.0

訂閱電子報

立刻輸入Email,獲取最新的資訊:

收藏功能:
分享報新知:
其他功能:

系統層級架構/中斷延遲產生影響  處理器效能高低不容輕忽

文‧Joseph Yiu 發布日期:2017/10/05

在一般微控制器市場,效能量測數據通常用來衡量各款微控制器的效能。表1列出Cortex-M處理器在執行各種常用量測程式的效能。

Dhrystone方面有一點必須注意,就是編譯的程式碼裡沒有內嵌函式,也沒有多檔編譯(官方公布的測分數據)。然而,許多微控制器廠商發表的Dhrystone數據則啟用完全最佳化。

不過,效能量測程式的評測結果,可能無法準確預測在實際應用中的效能表現。舉例來說,單週期I/O介面的效應,以及在DSP應用中使用SIMD進行加速,或是在Cortex-M4/M7中使用FPU,這些方法產生的效應都不會在量測數據中顯現。

》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
研討會專區
熱門文章