具小體積/低成本/高彈性優勢 PoP封裝層疊風潮興

作者: 林振財
2009 年 02 月 27 日
PoP層疊封裝技術是透過將兩個或更多元件,以垂直堆疊或是背部搭載的方式來節省印刷電路板(PCB)的占用空間,封裝間的電子接線直接相連,然後再由位於下方的封裝元件連接到電路板,雖然這個技術基本上可允許超過兩個以上的封裝元件垂直堆疊,但通常在使用時,只會使用兩個封裝。圖1描述PoP技術的典型實現,下方為邏輯電路或中央處理器(CPU),上方則為記憶子系統。邏輯電路或CPU位於下方的主因是通常其須連接到系統電路板的訊號線數量相對要多,圖1顯示的邏輯電路晶片使用打線後密封的方式,不過這類邏輯元件也經常使用覆晶片封裝技術。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

鎖定背板主幹應用領域 實驗性低功率收發器成形

2008 年 08 月 26 日

延續半導體量產經濟效益 EUV成10奈米製程發展關鍵

2013 年 10 月 07 日

加速產品壽命測試 CALT延長儀器校驗週期

2015 年 11 月 28 日

整合式模組助力 感測器融合設計更簡易

2017 年 04 月 15 日

全彩顯示擴大應用商機 電子紙進軍零售賣場貨架

2021 年 10 月 04 日

軟體定義汽車駕馭未來 2024汽車網路安全預測/建議

2024 年 03 月 11 日
前一篇
聚積三通道恆流LED驅動器針對建築照明應用
下一篇
SiliconBlue宣布iCE65超低功耗FPGA量產出貨