加速SoC開發 FPGA原型建造平台功不可沒

作者: 梁振瑋
2011 年 03 月 23 日

電子設計自動化(EDA)工具供應商新思(Synopsys)與現場可編程閘陣列(FPGA)開發商賽靈思(Xilinx),日前合作推出FPGA原型建造方法手冊(FPGA-Based Prototyping Methodology Manual, FPMM),期縮短特定應用積體電路(ASIC)/系統單晶片(SoC)開發時程並加速軟體開發流程。
 


新思解決方案行銷總監David Park表示,利用FPGA建造原型也有利軟體除錯作業。





新思解決方案行銷總監David Park表示,隨著晶片設計邁入更先進的製程世代,積體電路的布線和配置將更加複雜,再加上軟體已是SoC產品差異的重要關鍵,因此,利用FPGA建立SoC原型,加快軟硬體驗證速度,已是許多晶片設計人員趨之若鶩的開發策略。
 



而為協助設計人員成功於一個或多個FPGA中建造原型,新思遂與賽靈思合力推出FPGA原型建造參考指南,除提供各種原型建造選項外,該手冊還規劃出一套名為「原型建造設計」的方法論,可將FPGA原型建造無縫整合到ASIC/SoC專案中,使設計人員更易於進行設計的建置,並能以最快的速度將產品提供給終端用戶。
 



目前包括BBC Research & Development、DS2、飛思卡爾(Freescale)、艾薩(LSI)、NVIDIA、意法半導體(STMicroelectronics)以及德州儀器(TI)均已運用FPGA原型建造平台,加速複雜的ASIC/SoC設計開發。

標籤
相關文章

加速SoC驗證 新思發表新一代驗證IP

2012 年 03 月 14 日

28nm製程助臂力 FPGA變身3D IC/SoC

2013 年 04 月 29 日

自動化測試方案助力 SoC驗證時程大幅縮減

2013 年 10 月 03 日

台積做後盾 賽靈思SoC/3D IC產品發功

2013 年 10 月 22 日

瑞薩推賽靈思FPGA/SoC用新PMIC參考設計

2020 年 04 月 15 日

賽靈思攜手IP整合商提供完整多媒體串流終端方案

2021 年 11 月 01 日
前一篇
全車整合概念成形 儀器商車用測試商機興
下一篇
考量解決方案整體效能 單/多節PV系統各擅勝場
最新文章

Molex預期2025年高速連接器市場將穩健成長

2024 年 12 月 25 日

意法半導體/ENGIE簽訂為期21年的購電協議

2024 年 12 月 25 日

資安生態系全面支援車用安全

2024 年 12 月 25 日

奇景光電CES 2025展示3D裸眼顯示技術

2024 年 12 月 25 日

Power Integration返馳式切換開關IC適用於800V汽車

2024 年 12 月 25 日