益華新款DSP IP建立物聯網低功耗標準

2015 年 05 月 14 日

益華電腦(Cadence)宣布推出數位訊號處理器(DSP)矽智財(IP)–Tensilica Fusion。這款可擴充性DSP IP以客製化處理器為基礎,適用於需要低成本、超低耗能,混合控制與DSP IP型態運算的應用。此DSP IP適用穿戴式裝置活動監控、室內導航、具情境意識的感知器融合(Sensor Fusion)、安全的區域無線網路、臉部辨識觸發(Face Trigger)、語音辨識觸發(Voice Trigger)和傳統語音辨識等應用的系統單晶片(SoC)中。


新產品可選擇的延伸指令集架構(ISA)選項,加快眾多無線通訊協定的運算能力,如藍牙低功耗(Bluetooth Low Energy)、採用IEEE802.15.4規範標準的執行緒(Thread)與Zigbee、SmartGrid 802.15.4g、(無線區域網路)Wi-Fi802.11n與802.11ah、第二代行動通訊系統(2G)和長程演進計畫(LTE)Release 12/13版本,與全球導航衛星系統(GNSS)等。


新款DSP結合32位元Xtensa控制處理器架構與有彈性的演算法特定指令加速技術,實現可程式化彈性設計,支援眾多既有與開發中的標準和客製演算法。另外,該產品在執行Sensory公司Truly Handsfree始終連線(Always-On)演算法的功耗可再節省25%,為超低功耗DSP IP性能建立新標準。


有鑑於許多物聯網(IoT)應用設計受限於面積與功耗,但仍需高效率的感知器(Perceptron)處理、無線通訊和控制運算,物聯網產品設計人員可運用Xtensa處理器生成器(Processor Generator)建立優化的數位訊號處理器。


Cadence網站:www.cadence.com

標籤
相關文章

TI針對16 位元DSP平台新增元件

2010 年 01 月 21 日

TI多核心SoC提升通訊設備效能

2010 年 02 月 24 日

益華硬體驗證模擬平台開創資料中心級硬體模擬新時代

2015 年 11 月 25 日

TI進階WEBENCH工具提升電源掌控度

2015 年 08 月 05 日

益華新平台加速瑞昱單晶片系統驗證

2015 年 08 月 17 日

益華矽智財技術研討會5/21於新竹登場

2015 年 05 月 13 日
前一篇
電視數位化/4K影音浪潮助瀾 STB商機強強滾
下一篇
瑞薩微控制器獲嵌入式運算/處理大獎