西門子數位化工業軟體宣布推出下一代Veloce硬體輔助驗證系統,可快速驗證高複雜度的下一代積體電路(IC)設計。此系統是首個完整整合解決方案,它將同類較佳的虛擬平台、硬體模擬和FPGA原型驗證技術進行整合,為運用硬體輔助驗證的新方法奠定了堅實基礎。
此次發表的系統高度整合,為硬體輔助驗證方法的發展方向樹立了新標準。此系統可簡化和最佳化驗證週期,有效降低驗證成本,以此把硬體、軟體和系統驗證推升到智慧數位化的新境界。
此無縫管理驗證週期的方法,强調在驗證初期去執行市場特定的實際工作負載、框架和基準測試,以進行功率和效能分析。因此,客戶能在開發初期實現自訂的虛擬SoC模型並進行整合,以在Veloce Strato +上執行實際的韌體和軟體,進而深入了解硬體的最低層級。然後,客戶可以把相同的設計移到Veloce Primo,以更接近實際系統速度的速度執行,藉此驗證軟體/硬體介面並執行應用程式級的軟體。為了盡可能提高此方式的效率,Veloce Strato +和Veloce Primo使用相同的RTL、相同的虛擬驗證環境、相同的交易器(transactor)和模型,可最大程度地重複使用驗證材料、環境和測試內容,進而爲無縫方法的實現提供必要基礎。
Siemens EDA資深副總裁暨總經理Ravi Subramanian表示,隨著人們進入新的半導體榮景週期,以軟體為中心的SoC設計將帶動功能驗證系統的根本改變,以滿足更高需求。下一代Veloce系統因應而生,這是西門子不斷投資、專注客戶需求的直接成果,現在該公司可以為客戶提供一個完全整合的系統,並為未來十年制定了明確的技術路綫图。此次新產品的發布標志著他們正在設立新的系統標準,可以支援跨越運算、儲存、人工智慧與機器學習、5G、網路和汽車等不同產業的驗證要求。