低成本IP核心/工具支援 FPGA實現FIR濾波器設計

作者: Gordon Hands
2007 年 12 月 27 日
老闆要求在你的FPGA設計實現有限脈衝響應(Finite Impulse Response, FIR)濾波器設計。或許你還能記得學校學過的FIR濾波器的基本結構,但接下來呢?哪一參數重要?完成設計的最佳途徑是什麼?最後,但並非是最不重要的,是如何能在一個FPGA內部實現FIR濾波器設計?別緊張。因為在很多FPGA元件內部,FIR濾波器是最常被實現的功能之一,為此,有大量低成本IP核心以及工具可幫助你完成設計工作。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

兼具低雜訊/寬頻特性 CTSD類比數位轉換器崛起

2009 年 02 月 06 日

具小體積/低成本/高彈性優勢 PoP封裝層疊風潮興

2009 年 02 月 27 日

高可靠晶片搭配視覺演算法 影像式ADAS滿足車規要求

2015 年 12 月 21 日

耐用度、讀寫速度均達標準 USB 3.1閃存跨足工控應用

2016 年 06 月 25 日

INT8運算最佳化發功 嵌入視覺/深度學習效能大增

2018 年 06 月 04 日

電子保險絲/智慧開關雙重屏障 機器人安全防護有一套

2021 年 03 月 11 日
前一篇
審慎考量電路板布局 降低手機音訊通道雜訊
下一篇
ST/天津一汽成立汽車電子應用聯合實驗室
最新文章

愛德萬測試推出ACS Gemini開發者平台

2024 年 12 月 13 日

芝程推出生成式AI機器人結合體徵感測功能

2024 年 12 月 13 日

BV助大同獲台電60MW冬山儲能專案認證

2024 年 12 月 13 日

ROHM/台積公司建立戰略合作夥伴關係

2024 年 12 月 13 日

晶睿通訊2024全球安防排名14位

2024 年 12 月 13 日