先進成像結合AI技術 晶片缺陷檢測更精準

作者: Sarvesh Mundra
2024 年 07 月 30 日
隨著半導體產業邁向下一代3D架構,業界對能讓良率在更短時間內達到量產水準的製程控制解決方案的需求日益增加。閘極全環(GAA)電晶體、極紫外光(EUV)微影和更小的記憶體裝置,對檢測技術提出了新的挑戰,因為檢測設備必須能檢測出埋在3D結構內的缺陷。而且,隨著關鍵尺寸縮小,這些缺陷的尺寸可能只有數奈米,甚至只有幾粒原子的厚度。...
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

硬體升級/參數調整自動建模 Al光學檢測促應用落地

2020 年 11 月 02 日

邊緣運算需求成長中 RISC-V推動AI+大航海時代

2018 年 06 月 21 日

優化感知及資料品質 感測融合讓機器人長智慧

2021 年 05 月 13 日

整合多階/類比記憶體運算 AI邊緣功耗難題迎刃而解

2020 年 10 月 05 日

整合嵌入式系統/神經網絡/邊緣運算 Easy Chat+為障礙者發聲(1)

2024 年 03 月 07 日

嵌入式AI應用持續成長 深度學習大顯神威(1)

2024 年 06 月 18 日
前一篇
Fortinet發布《2024年資安技能落差報告》
下一篇
TI視覺處理器加值邊緣AI系統