電子設計自動化(EDA)工具供應商新思(Synopsys)與現場可編程閘陣列(FPGA)開發商賽靈思(Xilinx),日前合作推出FPGA原型建造方法手冊(FPGA-Based Prototyping Methodology Manual, FPMM),期縮短特定應用積體電路(ASIC)/系統單晶片(SoC)開發時程並加速軟體開發流程。
新思解決方案行銷總監David Park表示,利用FPGA建造原型也有利軟體除錯作業。 |
新思解決方案行銷總監David Park表示,隨著晶片設計邁入更先進的製程世代,積體電路的布線和配置將更加複雜,再加上軟體已是SoC產品差異的重要關鍵,因此,利用FPGA建立SoC原型,加快軟硬體驗證速度,已是許多晶片設計人員趨之若鶩的開發策略。
而為協助設計人員成功於一個或多個FPGA中建造原型,新思遂與賽靈思合力推出FPGA原型建造參考指南,除提供各種原型建造選項外,該手冊還規劃出一套名為「原型建造設計」的方法論,可將FPGA原型建造無縫整合到ASIC/SoC專案中,使設計人員更易於進行設計的建置,並能以最快的速度將產品提供給終端用戶。
目前包括BBC Research & Development、DS2、飛思卡爾(Freescale)、艾薩(LSI)、NVIDIA、意法半導體(STMicroelectronics)以及德州儀器(TI)均已運用FPGA原型建造平台,加速複雜的ASIC/SoC設計開發。