安捷倫前向/嵌入式時脈設計提供完整抖動容忍度測試

2009 年 02 月 12 日

安捷倫(Agilent)宣布全新的J-BERT N4903B高效能串列BERT,為高達12.5Gbit/s的高速數位介面提供了唯一完整的抖動容忍度測試。如今設計與測試工程師可針對新一代高速串列匯流排裝置,例如PCI Express(PCIe)2.0、USB 3、QuickPath互連(QPI)、Hypertransport 3和完全Fully-Buffered DIMM 2(FB-DIMM 2),進行最完整而準確的特性描述與相容性測試,從而完成最穩健可靠的設計。
 



前向時脈架構,例如QPI、Hypertransport和FB-DIMM 2,採用運作速度為資料速率一半的前向時脈,使設計小組在實際的應力環境下,對這些接收器進行特性描述時,面臨額外的測試挑戰。安捷倫J-BERT N4903B在對這些接收器進行抖動容忍度和邊限的特性描述時,可提供具有可變訊號週期失真的半速率時脈,以模擬非理想時脈的效應。它可以讓使用者利用可調整的相位關係,將抖動注入前向半速率時脈和資料信號,達到最準確的特性描述,進而提供更穩健可靠的設計。
 



採用較高速率之新一代高速嵌入式時脈的電腦和視訊匯流排(例如PCI Express 2.0、USB 3、DisplayPort和SATA 6G)在測試與驗證階段需依賴複雜的抖動注入和信令技術。安捷倫N4903B可完全滿足上述的需求,因其提供經過校驗、內建的抖動注入和信令功能。
 



台灣安捷倫科技總經理張志銘表示,以提供業界領先的抖動容忍度測試解決方案引以為傲。J-BERT平台可以解決嵌入式和前向時脈架構的最新測試需求,此足以證明安捷倫協助電腦、視訊和通訊產業的研發與驗證工程師,推出穩健的新一代高速數位介面的決心。
 



安捷倫網址:www.agilent.com

標籤
相關文章

意法半導體藉ARM Cortex-M3核心重塑MCU市場

2007 年 06 月 23 日

安捷倫參與JEDEC快閃記憶體儲存高峰論壇

2009 年 04 月 09 日

ams推低功耗MCM模組

2018 年 12 月 04 日

Digi-Key推新版Quote Manager工具

2020 年 11 月 23 日

是德驗證星騁5G O-RAN毫米波小型基地台設計

2023 年 04 月 13 日

Vicor車規級電源模組支援電動車實現48V電源系統

2024 年 10 月 18 日
前一篇
活用FPGA 智慧家電能源效率再升級
下一篇
溫瑞爾平台協助安全設備降低開發風險