意法半導體新GPS晶片組上市

2007 年 08 月 31 日

意法半導體(STMicroelectronics, ST)為台灣國際航電(Garmin)可攜式導航設備(PND)和手持式GPS接收機所專門設計的Teseo GPS引擎已經開始量產。
 



該產品是一項具有可靠性、成本效益、強化效能及延伸性功能的套件(Turn-key)解決方案,因天線裝在車身內導致衛星使收訊效果受到前車窗屏蔽阻隔的可攜式導航設備,追蹤敏感度的性能要求是關鍵。在可見度差的衛星中,該產品提升了追蹤能力,並能縮短GPS訊號的獲取時間。
 



該產品的第一次定位時間(Time To First Fix, TTFF)相當短,TTFF是GPS接收器發現衛星所需的時間,當GPS接收器被關機一段時間後,它會失去精確時間、衛星位置和速度(精確星曆, Ephemeris)資料的獲取,在這種情況下重新啟動GPS接收機所需的定位時間,稱為「暖啟動(Warm Start)」,而Teseo可在34秒內完成。
 



該產品支援衛星式的強化系統,如廣域強化差分系統(Wide Area Augmentation System, WAAS)和歐洲的衛星校正系統(European Geostationary Navigation Overlay Service, EGNOS),可提供更高的準確度及可靠性,GPS定位的準確度是以圓概率誤差(Circular Error probability)表示,而Teseo的圓概率誤差低至兩公尺。
 



該產品已與即將正式運行的歐洲導航系統Galileo相容,並可和既有的GPS系統互補,並整合一個內建嵌入式快閃記憶體的高靈敏度單晶片基頻(STA2058)和一個射頻前端(STA5620),同時也提供完整的軟體程式庫,此產品提供單封裝的型式(STA805),以及雙晶片的型式,意法半導體的研發人員目前正在開發系統單晶片(SoC)的解決方案,它將整合Teseo GPS引擎和一個用於GPS導航處理的ARM9核心。
 



該產品的嵌入式快閃記憶體讓設備製造商能夠載入完整的GPS軟體,而其基頻晶片整合各種各樣的周邊介面,包括CAN 2.0B主動式介面、一個四通道12位元類比數位轉換器(ADC)、I2C(Inter-IC)、非同步式串列介面(Universal Asyn-chronous Receiver Transmitter, UART)、串列周邊介面(Serial Peripheral Interface, SPI)、通用輸入輸出(General Purpose Input/Output, GPIO)和USB。
 



意法半導體網址:www.st.com

標籤
相關文章

亞德諾舉辦Blackfin系列嵌入式處理器研討會

2007 年 11 月 19 日

凌力爾特新一代線性穩壓器出爐

2009 年 08 月 28 日

快捷半導體強化線上設計工具PSW

2013 年 04 月 09 日

HOLTEK推出BS45F3832霧化器MCU新品

2019 年 01 月 10 日

愛德萬MPT3000 SSD測試平台再添生力軍

2023 年 08 月 04 日

富智康拔頭籌獲歐盟eCall證書

2023 年 08 月 10 日
前一篇
Altera發表高階Stratix III FPGA系列
下一篇
凌力爾特12位元類比/數位轉換器面世