意法半導體18奈米技術提升新一代MCU成本競爭力

2024 年 03 月 28 日

意法半導體(ST)推出了一項18奈米完全空乏型矽絕緣層金氧半電晶體(Fully Depleted Silicon On Insulator, FD-SOI)技術並整合嵌入式相變記憶體(ePCM)的先進製程,支援下一代嵌入式處理器進化升級。這項新製程技術是意法半導體和三星晶圓代工廠共同研發,使嵌入式處理應用能夠大幅提升性能和降低功耗,同時還能整合容量更大的記憶體和更多的類比和數位外部周邊。搭載新技術的首款下一代STM32微控制器產品將於2024下半年開始提供部分客戶樣片,並預計於2025年下半年排產。

意法半導體微控制器、數位IC和射頻產品部總裁Remi El-Ouazzane表示,意法半導體率先為客戶提供車用級和航太級FD-SOI和PCM技術。意法半導體的下一步行動將從下一代STM32微控制器開始,讓工業應用開發者也能享受到這兩項先進技術帶來的諸多益處。

相較於目前在用之意法半導體40奈米嵌入式非易失性記憶體(eNVM)技術,整合ePCM的18奈米FD-SOI製程可以極大幅提升關鍵的品質因數:性能功耗比提升50%以上;非易失性記憶體(NVM)之密度是現有技術的2.5倍,可以在晶片上整合容量更大的記憶體;數位電路密度是現有技術的三倍,可以整合人工智慧、圖形加速器等數位外部周邊,以及最先進的安全保護功能;雜訊係數改善3dB,強化無線MCU的射頻性能。

該技術能夠在3V電壓下運行,可為類比功能提供電源,例如電源管理、重置系統、時鐘源和數位/類比轉換器等,是20奈米以下唯一支援此功能的半導體製程技術。

該技術的耐高溫運作、輻射硬化和資料保存期限已經過車用市場的檢驗,能夠滿足工業應用對可靠性的嚴格需求。

具有成本競爭力的技術將為開發人員提供新型的高性能、低功耗、無線MCU。大儲存容量支援市場對邊緣人工智慧處理、多射頻協定堆疊、無線更新和進階安全功能的日益成長的需求。高處理效能和大儲存容量將刺激目前正在使用微處理器開發產品的開發者,轉向整合度更高且更具成本效益的微控制器。這項新技術將進一步提升超低功耗裝置的效能。

搭載該技術的首款微控制器將整合ARM最先進的ARM Cortex-M內核心,為機器學習和數位訊號處理應用帶來更強的運算能力。該產品將擁有快速、靈活的外部記憶體介面、先進的圖形功能,並將整合眾多類比和數位外部周邊,還導入了意法半導體最新MCU之先進而且經過認證的安全功能。

標籤
相關文章

意法STM32 Hotspot社群分享專案程式碼

2022 年 10 月 27 日

ST全新系列MCU提升物聯網/嵌入式應用性能

2023 年 04 月 12 日

意法STM32全面支援Microsoft Visual Studio Code

2023 年 05 月 11 日

ST推出NanoEdge AI免費部署服務

2023 年 12 月 21 日

ST新節能MCU為小型產品帶來絕佳圖形效果

2024 年 04 月 15 日

意法STM32C0系列高效能微控制器大幅提升性能

2024 年 10 月 29 日
前一篇
電動車衝擊電網穩定 充電設備功能要求更全面(1)
下一篇
電動車衍生無限商機 元件/測試商競推新方案