擺脫雜訊干擾包袱 ADC電源設計最佳化不可或缺

作者: Xavier Ramu
2016 年 06 月 13 日
對高效能類比數位轉換器(ADC)而言,電源上所夾帶的雜訊常是拖累其效能表現的原因之一,其中又以管線(Pipeline)ADC對雜訊最為敏感。一般來說,在為ADC設計電源供應時,最須注意的是漣波、閃爍與寬頻熱雜訊。相關電源設計必須按照ADC特性最佳化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

軟體定義架構添翼 VST加快RF量測速度

2014 年 01 月 25 日

掌握可靠度驗證成功之道 釐清預處理/MSL試驗差異

2021 年 06 月 28 日

優化車充系統/供電部署配置 電動車安全駛向智慧化未來

2022 年 01 月 13 日

結合接近感知/精準定位 UWB/ BLE實踐空間感知應用

2021 年 11 月 07 日

CPO突破半導體極限 矽光子晶片即將上陣(1)

2024 年 08 月 07 日

全橋式轉換器好處多多 實現DC-DC 轉換器最佳開關效能(2)

2024 年 08 月 15 日
前一篇
藍牙低功耗打下基礎 標籤/信標應用進展神速
下一篇
是德高速數位量測解決方案獲百佳泰採用