擺脫雜訊干擾包袱 ADC電源設計最佳化不可或缺

作者: Xavier Ramu
2016 年 06 月 13 日
對高效能類比數位轉換器(ADC)而言,電源上所夾帶的雜訊常是拖累其效能表現的原因之一,其中又以管線(Pipeline)ADC對雜訊最為敏感。一般來說,在為ADC設計電源供應時,最須注意的是漣波、閃爍與寬頻熱雜訊。相關電源設計必須按照ADC特性最佳化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

善用Y係數/冷雜訊量測 ATE有效降低RF量產測試成本

2008 年 09 月 01 日

突破技術瓶頸/使用限制 3D臉部辨識技術躍居主流

2008 年 09 月 17 日

挾易移植/客製化優勢 FPGA實現安全視頻分析

2009 年 11 月 16 日

SAS/FC介面推波助瀾 固態硬碟攻占高階儲存市場

2011 年 01 月 31 日

關乎總體擁有成本高低  LPWAN網路容量成重要指標

2017 年 02 月 04 日

狀態監控感測器有解 機械智慧預測維護再進化

2019 年 01 月 28 日
前一篇
藍牙低功耗打下基礎 標籤/信標應用進展神速
下一篇
是德高速數位量測解決方案獲百佳泰採用