明導力推DRC工具 縮短PCB開發時間

作者: 程倚華
2018 年 06 月 14 日

長久以來,PCB的開發一直受到設計時間、成本控制的限制。近年來,更由於各種複雜設計的裝置紛紛推出,為各類的PCB設計驗證帶來挑戰。有鑑於此,EDA電子自動化廠商明導國際(Mentor)近日舉辦了PCB系統論壇(PCB Systems Forum),期待透過提供簡易的工具,協助廠商優化設計方法迎戰未來競爭、突破困境。

西門子Mentor Xpedition產品經理Dave Wiens說明,在傳統的設計過程中,較長的時間週期與不完整的覆蓋範圍與低可靠性使得開發流程重製(Re-Spins)次數增加。然而明導推出的左移流程(Left-shift Approach)則能在開發早期發現錯誤,縮短產品開發時程,並提高產品質量Wiens進一步提到,驗證通常是一個非常耗時的過程,錯誤也通常會進入到實驗室或工廠的產品之中,並且在所有的開發項目中,有78%經歷了兩次以上的開發流程重製(Re-Spins)。

舉例而言,HyperLynx即為一項明導推出的設計規則檢查(Design Rule Check, DRC)工具,能同時滿足EMI/EMC需求,以及維護安全和企業路由標準。

無論訊號速度與頻率如何,每個PCB設計皆應在製造前對訊號完整性(SI)、電源完整性(PI)、EMI/EMC和安全問題進行評估。藉由HyperLynx所提供的免費設計規則,能使得PCB設計團隊更輕易達成先進設計與電子規則驗證。
 

標籤
相關文章

明導新一代開發工具上陣 PCB布局更Easy

2014 年 03 月 17 日

明導執行長阮華德:摩爾定律已非金科玉律

2010 年 08 月 25 日

Thunderbolt應用起飛 連接器/纜線商機爆發

2013 年 01 月 21 日

結合TrustZone技術 明導Hypervisor強攻IVI市場

2013 年 11 月 20 日

助攻Intel平板處理器 ROHM高效率PMIC全新出擊

2015 年 04 月 07 日

積層製造導入有譜  五年內開始製造高階PCB

2018 年 06 月 27 日
前一篇
世平舉辦安森美IIoT應用方案技術研討會
下一篇
羅姆推出新款PMIC 滿足處理器電源管理需求