瑞薩推出SH2A-FPU CPU多重核心技術

2007 年 05 月 02 日

瑞薩(Renesas)開發用於SuperH系列之SH2A-FPU CPU多重核心技術,推出整合兩個SH2A-FPU CPU核心、作業時脈達200MHz,包括SH7205、SH7265等型號,適用於消費性電子、產業設備、汽車音響、導航及多媒體產品之型號等共計5款產品,已於2007年1月起在日本提供樣品。
 

SH2A-FPU具有高速即時控制處理能力之CPU核心,以200MHz時脈運作時,可以每秒480百萬指令(Million Instructions per Second, MIPS)處理及每秒400百萬浮點運算(Mega Floating Point Number Operations per Second, MFLOPS)效能。
 

該處理器多重核心架構依據非限定於特定用途開發,於處理複雜及快速作業時,能即時處理但不降低效能。其內部匯流排採用特定CPU之多層匯流排架構,在搭載兩個CPU核心的情況下採用4層組態,其中兩層供CPU使用,另2層供DMAC(Direct Memory Access Controller)使用,可避免因匯流排被其他CPU占用而導致浪費時間。
 

兩個CPU核心架構允許依據使用目的,彈性建構系統在不同作業系統上運作,如1個CPU核心可執行於μITRON2,另1個執行於μCLinux。該處理器並內建CPU間直接通訊功能,可讓各CPU檢查其他CPU狀態。另外提供CPU間交換資料時使用之記憶體,容許CPU間交換處理狀態與資料,達成連結處理程序。
 

該系列周邊功能有USB v2.0每秒480MB規格介面、ATAPI、NAND快閃記憶體介面、視訊輸入功能之2D引擎及可輸出視訊之類比RGB輸出。上述功能能建立低成本裝置、提供顯示系統,並可透過USB快閃記憶體、硬碟機等連線,執行高速資料傳送。SH7265尚內建AAC(Advanced Audio Coding)作為音訊資料壓縮方式之編碼加速器,可用硬體建立音樂AAC檔案。
 

瑞薩網址:www.tw.renesas.com
 

標籤
相關文章

太克MTS400系列新加入IP/RF/增強的H.264分析功能

2007 年 05 月 07 日

Littelfuse TVS二極體可保護低壓CMOS元件

2015 年 03 月 25 日

u-blox/Iskraemeco/EMH攜手整合藍牙顯示介面至智慧量表

2018 年 11 月 22 日

Wattpark/Geoflex/Vianova於Mobility 4.0挑戰賽獲勝

2022 年 01 月 21 日

瑞薩新推線上雲端物聯網系統設計平台

2023 年 03 月 06 日

筑波科技/鴻勁精密展示化合物半導體/矽光子技術

2024 年 09 月 10 日
前一篇
新帝/奇夢達攜手開發/製造行動儲存方案
下一篇
安捷倫發表完整光接收器應力測試解決方案