Altera 於3日推出新一代現場可編程閘陣列(FPGA)–Cyclone IV系列,進一步優化Cyclone FPGA的成本結構及功耗性能。同時,為滿足日益殷切的序列通訊協定應用需求,特別發布整合收發器(Transceiver)功能的Cyclone IV GX系列,主打低功耗與低成本特性。
Altera亞太區產品行銷經理張洵瑜表示,Cyclone IV GX的推出,讓該公司在收發器應用的產品線可完整涵蓋高中低階市場。 |
Altera產品暨企業行銷副總裁Vince Hu表示,新的Cyclone IV產品系列不僅兼具設計靈活性與成本競爭力,足以和特定應用標準產品(ASSP)相比擬,且可支援多種主流序列通訊協定並簡化電路板設計,進而延長產品生命週期,有助於擴大Cyclone產品應用範疇。
值得一提的是,Cyclone IV GX整合多達八個3.125Gbit/s收發器,可支援超高速乙太網路(GbE)、序列數位介面(SDI)、通用公共無線電介面(CPRI)、V-by-One等主流通訊協定,並提供PCIe ×1、×2、×4的硬核矽智財(Hard IP)。與先前須採用外部收發器實體(PHY)方案的Cyclone相比,Cyclone IV GX不但功耗減少30%,更大幅降低外部元件使用與整體系統成本。
Altera亞太區產品行銷經理張洵瑜指出,不同於Arria GX II以支援中高階收發器設計為目標市場,Cyclone IV GX係鎖定對成本、功耗均極為敏感的應用領域,如消費性顯示器與廣播專用影像擷取卡等。她進一步分析,新一代消費性顯示器已朝向12位元解析度與240Hz更新頻率的規格發展,若要沿用現今低電壓差分訊號(LVDS)介面進行設計,複雜性及成本均會大幅提高。反觀利用Cyclone IV GX結合V-by-One通訊協定,則可在最具成本效益的前提下,達到設計目標。
有鑑於行動視訊、語音和資料存取,以及高畫質影像等應用對訊號傳輸頻寬要求愈來愈高,市場對序列傳輸技術的需求已顯著攀升。然而,囿於各個應用所需的技術規格不一,若以特定應用積體電路(ASIC)來進行設計,往往效益不彰,因而讓FPGA得以發揮所長。也因此,Altera近期在收發器應用市場動作頻頻,繼上半年推出採40奈米製程、支援3.75Gbit/s收發器設計的Arria GX II後,如今再乘勝追擊,推出採用60奈米製程、支援3.125Gbit/s收發器應用的Cyclone IV GX,進一步厚實其在收發器應用的產品線。