簡化系統時脈設計 可編程多輸出時脈產生器露頭角

作者: Baljit Chandhoke
2015 年 01 月 10 日
當今複雜的系統級電路板通常包含專用處理器、高性能通用處理器,以及多個系統級晶片設計。高性能電路中每個單元都可能具有不同的時脈頻率要求,因為它們不一定被設計為彼此協同運作模式。此外,電路板上各電路針對時脈的穩定(抖動)和工作週期也可以有不同的時序限制。因此,這些複雜電路板的一個關鍵設計挑戰是設計一個時脈源子系統,可提供多個系統的時脈訊號,傳送到各個晶片來管理多個子系統(圖1)的時序。這樣的電路板通常被設計用於諸如機上盒/數位攝影機、高階數位電視、網路交換器和路由器、伺服器,以及許多其他應用。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

技術曲線提高整合性空間 FPGA有助微處理器跟上潮流

2008 年 10 月 30 日

審慎考量頻譜特性 WiMAX通道功率量測更精準

2008 年 11 月 27 日

創新效能分析技術 Android系統軟硬體優化有譜

2011 年 08 月 11 日

結合多重感測器技術 駕駛輔助系統安全性升級

2012 年 10 月 15 日

向量化與綁定技術助臂力 VDSL2傳輸率突破100Mbit/s

2013 年 12 月 08 日

PMIC內建動態電源路徑管理功能 行動裝置延長電池壽命

2015 年 03 月 09 日
前一篇
微波/毫米波技術全掌握 ADI展現Hittite購併成效
下一篇
影像偵測演算法瓶頸突破 汽車ADAS效能再進化