緊追賽靈思16nm進度 Altera明年投產14nm

作者: 林苑卿
2013 年 06 月 11 日

Altera的14奈米(nm)三閘極電晶體(Tri-gate Transistor)製程可望於明年啟動量產。面對賽靈思(Xilinx)即將於2014年採用台積電16奈米鰭式場效電晶體(FinFET)製程,生產首批現場系統單晶片可編程閘陣列(SoC FPGA),Altera亦不干示弱,於日前宣布將於2013年底前提供14奈米的SoC FPGA測試晶片,預計於2014年正式投產14奈米SoC FPGA。
 



Altera資深產品行銷總監Patrick Dorsey表示,Altera正借助更先進奈米製程和高性能架構開發更高性能和更低功耗的高階SoC FPGA。



Altera資深產品行銷總監Patrick Dorsey表示,為開發出更高效能與更低耗電量的高階SoC FPGA,Altera與賽靈思無不分別加快14奈米和16奈米製程的量產腳步,也因此,從賽靈思預定16奈米製程的投產時間觀之,將與Altera的14奈米製程量產時間相去不遠。
 


日前,Altera已發布將採用英特爾(Intel)14奈米製程生產第十代高階SoC FPGA產品系列Stratix,並預計將於2014年提供Quartus Ⅱ軟體支援。Dorsey指出,該公司挾14奈米製程,可開發出更高整合度的高階SoC FPGA,其可於單顆晶片整合超過四百萬個邏輯單元,密度提高多達四倍。
 


Altera除採用14奈米製程之外,亦透過產品架構設計增強旗下高階SoC FPGA的性能。據悉,從0.13微米製程至28奈米製程,Altera每一代FPGA產品效能提高20%;相比之下,該公司基於14奈米開發的第十代高階SoC FPGA,再搭配獨有的增強高性能架構,效能可大幅攀升達兩倍之多,且功耗下降70%。

標籤
相關文章

打造ASIC等級FPGA 賽靈思投產20奈米方案

2013 年 07 月 10 日

加速SoC開發 FPGA原型建造平台功不可沒

2011 年 03 月 23 日

邁向20奈米 Altera新SoC FPGA功耗降60%

2012 年 09 月 11 日

瞄準新興應用 明導國際擴大EDA市場版圖

2012 年 12 月 25 日

搶推先進製程方案 賽靈思/Altera擴產較勁

2013 年 05 月 19 日

採用MPSoC/3D架構 賽靈思16奈米FPGA出鞘

2015 年 02 月 24 日
前一篇
Computex:打入三星平板 英特爾行動晶片市占看漲
下一篇
高控制/運算效能助力 MCU實現智慧照護機器人