芯科實驗室發表OTN應用4PLL時脈IC

2011 年 05 月 27 日

芯科實驗室(Silicon Laboratories)推出一顆具較佳效能、較高整合度的時脈IC,以因應具備複雜時脈要求的高速光傳輸網路(OTN)應用。利用芯科實驗室專利的DSPLL技術,新推出的Si5374和Si5375是一款整合四個獨立高效能鎖相迴路(PLL)的單晶片時脈IC,其所提供的PLL整合是其他競爭解決方案的兩倍,抖動降低40%。


DSPLL時脈倍頻器可分別配置,並可從2 k~710MHz的輸入產生從2k~808MHz的任意頻率。這種頻率彈性可降低多協定OTN線路卡的成本與複雜度,因為它把多重抖動清除時脈IC的需求降到最低。Si537x元件具備0.4微微秒(ps)抖動效能,其彈性DSPLL架構可簡化高速實體層(PHY)參考時脈。因此,OTU3和OTU4的應用便無需使用離散式基於矽壓控晶體振盪器(VCXO)的PLL。


Si537x元件不需要分隔上行低頻寬PLL,即可鎖定間隔的時脈輸入,而這也是OTN線路卡對時脈的重要要求。其他的電信級功能還包括可與同步光纖網路(SONET)相容的最大抖動峰值0.1dB,新式的無中斷切換能力則能將參考切換時的輸出時脈相位瞬變降到最低,其所產生的相位瞬變較其他競爭解決方案小二十五倍。每個DSPLL引擎都具備整合的迴路濾波器,可支援低至4Hz的使用者編程頻寬,漂移過濾和抖動衰減得以一併達成,並可針對每個波段來配置。


芯科實驗室時序產品總經理Mike Petrowski表示,OTN上的高頻寬數據、影音服務的匯流以及光學線路卡接埠密度與日俱增,此皆需要更高度的時脈整合與較低抖動,才能降低設計成本與複雜度。芯科實驗室推出的時脈IC具較低抖動,可提供較高效能的PLL整合能力,為專為OTN而設計的時脈解決方案。


芯科實驗室網址:www.silabs.com

標籤
相關文章

芯科實驗室推首款六通道5kV數位隔離器

2011 年 08 月 04 日

芯科實驗室通訊晶片組結合語音和M2M功能

2011 年 08 月 16 日

芯科實驗室車用調諧器降低收音機系統成本

2011 年 11 月 25 日

芯科MCU延長無線嵌入式系統電池壽命

2011 年 12 月 14 日

芯科實驗室新款微控制器具溫度感測功能

2012 年 09 月 05 日

芯科實驗室32位元MCU實現低系統功耗

2012 年 10 月 10 日
前一篇
智慧型手機熱銷 亞太區成最大市場
下一篇
中/韓夾擊 台LED驅動晶片商腹背受敵