賽靈思7系列FPGA降低50%功耗

2010 年 06 月 24 日

賽靈思(Xilinx)宣布推出全新7系列現場可編程閘陣列(FPGA)元件產品,可降低50%總功耗,且在單一整合架構中,提供高達兩百萬邏輯單元。該系列產品不僅突破低功耗與成本的挑戰,還能保持高容量與高效能,因此大幅增加可編程邏輯可應用的領域。採用28奈米製程技術,可協助客戶提升生產力、控制開發成本、降低複雜度及解決特定應用積體電路(ASIC)與特定應用標準產品(ASSP)技術的僵化,使FPGA平台更符合多元化的工程師需求。
 



此28奈米系列進一步落實賽靈思從40奈米Virtex-6與45奈米Spartan-6系列FPGA元件(已量產)就推行的特定設計平台策略。特定設計平台策略結合FPGA元件、ISE設計套件軟體工具、IP、開發套件及特定參考設計,協助客戶能夠完全發揮既有的設計投資,進而降低總成本,同時因應變化多端的市場需求。賽靈思在新產品中,採取關鍵策略大幅擴充可用性IP與設計的生態體系,讓客戶在移轉至28奈米元件時,還能專注於產品差異化的開發。
 



賽靈思總裁暨執行長Moshe Gavrielov表示,隨著大幅降低功耗技術的上市,賽靈思7系列FPGA為賽靈思與整個FPGA產業帶來全新契機。每一世代產品不僅在容量與效能上符合本身與客戶對於摩爾定律(Moore’s Low)的期待,並透過推出設計平台,以滿足新用戶與市場的特殊需求,讓更多客戶享受可編程邏輯的優勢與好處。
 



全新FPGA系列讓工程師在以往僅能使用ASSP或ASIC技術的系統上,亦能建置可編程解決方案,包含功率低於2瓦的可攜式超音波設備、由12伏特電壓驅動的車用資訊娛樂系統,以及低成本長程演進計畫(LTE)基頻與毫微微型蜂巢式(Femtocell)基地台。
 



賽靈思透過與晶圓代工夥伴緊密合作,採用高介電層金屬閘(High-K Metal Gate)製程,成功降低50%的靜態功耗。並運用此創新架構式的改良,進一步針對邏輯與輸入/輸出(I/O)降低動態功耗;同時推出具備智慧型時脈閘技術的ISE 12設計套件。相較於Virtex-6與Spartan-6系列FPGA元件,賽靈思7系列FPGA可降低高達50%總功耗;而相較於其他28奈米FPGA元件,7系列FPGA則可降低30%總功耗。
 



新系列FPGA可讓工程師在數位訊號處理(DSP)效能對稱模式中達到4.7TMACS速率、在非對稱式模式中達到2.37TMACS的效率、在高達600MHz的時脈速率下達到兩百萬邏輯單元,以及獲得高達2.4Tbit/s高速連結能力,同時滿足其電力預算。7系列FPGA共享一個整合架構,讓客戶可輕易擴充其設計,以降低成本或提升效能或功能,進而降低開發與建置低功耗與高效能系列產品的投資金額。
 



全新賽靈思7系列FPGA元件使用相同邏輯架構、Block隨機存取記憶體(RAM)、時脈技術、DSP單元與SelectIO技術,建構於前世代元件之上,均以賽靈思獲得專利的Virtex系列ASMBL模塊架構為基礎。此下一世代ASMBL架構提供前所未有的高彈性與可擴充性,讓客戶以最有效率的方式,充分發揮各種邏輯密度的效能。
 



賽靈思網址:www.xilinx.com/tw

標籤
相關文章

安華高Sigma-delta ADC工作溫度寬廣

2010 年 07 月 26 日

ADI推出±0.5%精度監控器

2018 年 09 月 11 日

瑞薩電子推單一封裝簡化型數位電源模組

2018 年 10 月 18 日

ADI降壓型穩壓器縮減高功率密度應用布局面積

2018 年 11 月 29 日

Linear發表三相DC-DC控制器

2010 年 03 月 26 日

Altera發表整合硬式核心浮點DSP

2014 年 04 月 29 日
前一篇
加速LED液晶電視普及 奇美發表全產品線
下一篇
太克科技/福祿克共同贊助德福瑞大學