賽靈思(Xilinx)宣布推出全新ISE 12設計套件軟體,為顧客提供前所未有的功耗與成本最佳化及更高的設計生產力,並提供業界首創智慧型時脈閘控技術,可降低高達30%的動態功耗。此外,亦針對隨插即用的設計,提供以時序驅動的設計保存技術、符合AMBA 4 AXI4的IP支援及具備第四代部分重新組態功能的直覺式設計流程,進而降低系統成本。
全新ISE 12設計套件支援Xilinx Virtex-6與Spartan-6全系列現場可編程閘陣列(FPGA)元件,為業界唯一的特定領域設計套件,可針對邏輯、數位訊號處理(DSP)、嵌入式處理與系統層級設計,提供相容的設計流程與工具組態功能。除此之外,賽靈思還增加數種軟體基礎架構與方法的強化功能,能為最新產品與特定設計平台達到提升作業時間、簡化系統整合與擴充IP相容性的優勢。
賽靈思ISE設計套件資深行銷總監Tom Feist表示,ISE 12設計套件為下一代FPGA產品的設計及取得低功耗與高效能之前取得平衡的目標上追求最佳化,並具備功耗與成本效益的各種軟體創新,可充分發揮 Virtex-6與Spartan-6元件與平台的功能,並提升總體設計生產力。
ISE 12設計套件的智慧型時脈閘控技術,提供完全自動化分析與細微邏輯片最佳化功能,特別針對降低在數位設計方案中,主要影響動態功耗分散的移轉次數而開發出來的套件。其另具備先進設計保存功能,讓工程師透過可重複使用的時序結果快速實現設計時序收斂。
為支援所推出的隨插即用FPGA設計方案,賽靈思在開放式的ABMA 4 AXI4互連通訊協定,設計標準化IP界面,進而簡化賽靈思與其他第三方提供的IP整合與最大化系統效能。賽靈思與安謀國際(ARM)通力合作,定義AXI4、AXI4-Lite與AXI4-Stream規格,以更有效映射至FPGA架構中。
賽靈思網址:www.xilinx.com