鎖定背板主幹應用領域 實驗性低功率收發器成形

作者: J. Poulton / R. Palmer
2008 年 08 月 26 日
現今電腦系統需要接近1Tbit/s的極高晶片外通訊頻寬,同時,使用於晶片間互連的高速序列連結也非常普遍。這些連結通常是由具備適度衰減、干擾與反射的極短通道所構成。然而,目前晶片間序列連結必須處理更困難的背板與纜線收發器通道問題;這些能提供大約20mW/Gbit/s功率效率的連結,耗費的功率遠超過短通道晶片間應用之所需。當今大部分的應用,包括家庭娛樂系統與可攜式電子裝置,其功率受到可用電力與散熱系統的嚴格限制;在桌上型與機上型應用方面,則已到達必須使用空氣冷卻的極限。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

Virtual PHY加速802.16e通訊協定開發

2009 年 10 月 04 日

居家糖尿病醫療需求湧現 MCU跨入血糖計應用

2011 年 01 月 20 日

解決頻段零散化問題 LTE數據機支援載波聚合

2013 年 05 月 09 日

打造高效智慧穿戴裝置 先進SoC一顆搞定

2017 年 02 月 19 日

升級12吋晶圓技術 IoT/汽車元件良率/產能升

2019 年 09 月 09 日

車用資安軟體/漏洞管理襄助 車聯網安全挑戰有解

2023 年 09 月 08 日
前一篇
溫瑞爾支援英特爾嵌入式設備整合處理器系列
下一篇
精算陶瓷電容性能表現 DC- DC轉換器成本省更多