ADI推出低功率四通道抖動衰減時脈轉換器

2014 年 06 月 03 日

美商亞德諾(ADI)推出內建時脈倍增器的多重服務自適應四通道時脈轉換器(Clock Translator)AD9554,為許多系統,包括同步光纖網路(SONET/SDH),提供抖動消除和同步(Jitter Cleanup and Synchronization);其輸入端的嵌入式交叉點開關,比起維護多顆零件不同的時脈配置,提供更大的彈性與較低持有成本。


AD9554的功率消耗只有940毫瓦(mW),可同時產生多達八組從430kHz~941MHz範圍的輸出時脈,同步四組從2kHz~1GHz的外部輸入參考時脈,且迴路頻寬可低到0.1Hz;這四組全數位式鎖相迴路(All Digital Phase Locked Loop, ADPLL)可降低外部參考時脈所帶來的輸入抖動或相位雜訊,即使所有參考輸入時脈都失效了,AD9554的數位控制迴路與自持電路系統(Holdover Circuitry)仍會持續產生低抖動的輸出時脈。AD9554具有自適應時脈的能力,允許使用者在鎖定狀態仍可動態改變DPLL的除頻比。


新款轉換器時脈源的高整合度、自適應時脈功能,以及嵌入數位鎖相迴路的光傳輸網路(OTN)映射演算法,可簡化時脈電路與免去軟體控制程式,進而降低系統成本。輸出抖動在跨50kHz~80MHz,範圍為250fs;在跨12kHz~20MHz,範圍為350fs。


美商亞德諾網址:www.analog.com

標籤
相關文章

波爾航太HiRISE相機導入亞德諾轉換器技術

2012 年 08 月 29 日

ADI電流/數位轉換器模組簡化CT掃描機設計

2014 年 08 月 07 日

亞德諾獲全球百大最具創新能力公司肯定

2011 年 11 月 29 日

ADI三軸MEMS加速度計具備寬溫操作特性

2012 年 10 月 17 日

ADI台灣臉書專頁提供即時專業資訊

2014 年 10 月 22 日

貿澤電子/ADI/Bourns共同出版全新電子書

2024 年 12 月 06 日
前一篇
實現MIPI DSI發送橋接 FPGA滲透中低階手機
下一篇
Computex: 晶片商拉攏Maker拱大穿戴市場