Altera新IP方案與IDT晶片達成互操作性

2012 年 11 月 02 日

Altera宣布開始提供新的Serial RapidIO Gen2 MegaCore功能矽智財(IP),滿足全球通訊基礎設施系統日益增長的頻寬需求。該新的IP解決方案成功完成所有硬體與最新IDT RapidIO晶片的互操作性,並支援28奈米(nm)Stratix V現場可編程閘陣列(FPGA),每通路運作速率高達6.25-Gbaud。
 



Altera產品市場總監Alex Grbic表示,Serial RapidIO是點對點嵌入式處理器、數位訊號處理器(DSP)、FPGA和特殊應用積體電路(ASIC)叢集網路的最佳互聯。通訊系統對資料和語音頻寬的需求越來越高,Altera的Serial RapidIO Gen2 IP支援與IDT交換晶片以最快的速度達成互操作性,比較容易實現這些快速發展的應用。
 



透過提前驗證互操作性,Altera和IDT支援客戶採用RapidIO減少介面除錯時間,而將重心放在系統設計的核心功能上。
 



Altera與IDT密切合作,實現Serial RapidIO Gen2 MegaCore功能IP與IDT 80HCPS1848交換晶片的互操作性,支援6.25G到最高25G總體頻寬的x1、x2和x4通路配置。
 



IDT提供一系列高性能、低功率消耗、低延時的Gen2 Serial RapidIO解決方案,與這些成熟可靠的解決方案實現互操作性,是Altera Serial RapidIO IP重要的里程碑。
 



Altera網址:www.altera.com

標籤
相關文章

Altera乙太網路IP核心降低FPGA設計難度

2012 年 07 月 14 日

Altera可編程元件實現32Gbit/s收發器功能

2013 年 04 月 11 日

Altera提供EtherCAT通訊協定IP

2013 年 08 月 01 日

Altera展示多核心處理器互聯IP

2013 年 08 月 06 日

Altera發布100G乙太網路和Interlaken IP核心

2013 年 11 月 25 日

Altera 40奈米 Stratix IV GX FPGA開始量產

2009 年 10 月 06 日
前一篇
Cypress觸控IC獲Pantech Vega R3手機採用
下一篇
借助802.15.4標準 主動列車控制實作快速達陣