Altera宣布在28奈米(nm)現場可編程閘陣列(FPGA)元件上,率先在業界成功地測試複雜高性能浮點數位訊號處理器(DSP)設計。BDTI是一家獨立的科技分析公司,驗證高效率且易於使用的Altera浮點DSP設計流程,以及Altera的Stratix V與Arria V 28nm FPGA開發套件也可滿足浮點DSP應用的效能要求。
Altera的浮點DSP設計流程,是架構在能快速地迎合採用包括來自MathWorks的MATLAB與Simulink環境下的可參數化介面來進行設計變更。此外,Altera的DSP Builder先進式Blockset可讓FPGA設計人員,比以往採用傳統的HDL架構設計還要更快速的進行複雜浮點演算法的實行與驗證。
這個設計流程很適合設計人員在應用中結合高效能的DSP,例如雷達、無線基地台、工業自動化、儀器與醫療成像等應用。
Altera產品市場總監Alex Grbic評論表示,Altera的浮點解決方案,支援設計人員可輕易的使用FPGA中可用的強大高性能浮點資源,來實現DSP資料通路。透過BDTI對Altera解決方案的測試,Altera打破FPGA只能用於高性能固點處理的這一個傳統。
根據這次的研究結果,BDTI的評測使用Cholesky與QR分析來分解矩陣方程式,逆矩陣是雷達系統、多重輸入多重輸出(MIMO)無線系統、醫療成像和很多其他DSP應用所使用的代表性處理功能。
在對Altera浮點設計流程評估中,BDTI宣布,在一個平臺上採用統一的工具,Altera浮點設計流程簡化在FPGA中實現複數浮點DSP演算法的過程。這種整合方式讓快速開發與快速設計的空間,同時拓展到演算法層級與FPGA層級,最終減少在設計上的投入。
Altera網址:www.altera.com