Altera近期宣布提供針對Nios II嵌入式處理器架構的Altera功能安全鎖步解決方案,可降低設計週期風險,協助系統設計人員簡化工業和汽車安全應用的認證。
Altera系統架構和功能安全主任Roger May表示,採用已經符合工業應用嚴格的安全需求和標準要求的產品來開發系統,解決該公司客戶所面臨的設計難題。此一鎖步解決方案支援設計人員發揮已經通過認證的Nios II處理器的靈活性優勢,迅速將其解決方案推向市場,滿足嚴格的安全要求,同時降低設計週期風險。
此一解決方案為Altera與義大利功能安全供應商YOGITECH聯合開發的鎖步解決方案,採用Altera FPGA、SoC、認證工具流程,以及YOGITECH的矽智財(IP)核心;並使用YOGITECH的fRSmartComp技術為安全相關積體電路提供較寬的診斷涵蓋範圍、自我檢查和高階診斷特性,且完全符合功能安全標準IEC 61508和ISO 26262。fRSmartComp技術與Altera靈活的Nios II嵌入式處理器相結合,其診斷涵蓋範圍在99%以上,而且不需難以開發的臨時性專案測試,進而加速產品面市。
YOGITECH的執行長Silvano Motto表示,該公司的fRSmartComp技術所具有的探測、自我檢查和診斷功能,系統開發人員滿足安全標準,並提高可用性。IP還提供符合功能安全標準的文件檔案,協助設計人員促使產品及時面市,進而降低成本。
Altera網址:www.altera.com