Altera軟體擴展支援Arria 10 FPGA SoC

2014 年 12 月 23 日

Altera發布Quartus II軟體14.1版,擴展支援Arria 10現場可編程閘陣列(FPGA)和系統單晶片(SoC)。最新的軟體版本可立即支援整合在Arria 10 FPGA和SoC中的硬式核心浮點數位訊號處理器(DSP)模組,還包括多項最佳化,加速Arria 10 FPGA和SoC設計時間,提高了設計人員的效能。


該款FPGA SoC具有硬式核心浮點DSP模組的元件,整合安謀國際(ARM)處理器的20奈米(nm)SoC FPGA,此外還整合了IEEE 754相容浮點DSP模組,提高浮點DSP性能、設計人員的效能及邏輯利用率。


據了解,Quartus II軟體14.1版提供了高階工具流程,為硬式核心浮點DSP模組提供多種設計輸入選項,支援用戶迅速設計並實現解決方案,滿足各種需要大量運算的應用需求,例如,高性能運算(HPC)、雷達、科學和醫療成像等應用領域。


這些設計流程包括為軟體程式設計人員提供的OpenCL,為採用模型架構的設計人員提供的DSP Builder,以及為傳統FPGA設計人員提供的硬體描述語言(HDL)流程;與軟式核心的實現方式不同,硬式核心浮點DSP模組不會占用寶貴的邏輯資源來實現浮點操作。


Quartus II軟體14.1版的其他特性包括,增強設計空間管理器II(DSE II)工具加速了時序收斂,為用戶提供即時狀態和報告資料;最佳化的集中式IP分類和改進後的圖形使用者介面(GUI)有助於在一個位置進行儲存,易於找到所有訂製IP。


Altera網址:www.altera.com

標籤
相關文章

Altera/Eutecus提供FPGA架構視訊分析解決方案

2012 年 05 月 07 日

Altera新版Quartus II軟體支援28奈米FPGA

2012 年 06 月 14 日

Altera於28奈米FPGA上測試DSP成功

2012 年 11 月 01 日

Altera擴展28奈米元件IP系列產品

2013 年 10 月 07 日

Altera發表整合硬式核心浮點DSP

2014 年 04 月 29 日

Altera可編程元件實現32Gbit/s收發器功能

2013 年 04 月 11 日
前一篇
凌力爾特推出湧浪抑制器解決方案
下一篇
ST開放式開發環境整合微控制器/物聯網元件