Altera MAX IIZ CPLD實現零功率消耗

2007 年 12 月 12 日

Altera宣布全新零功率消耗MAX IIZ CPLD進一步擴展其低功率消耗可編程邏輯解決方案產品組合,該元件專門針對解決可攜式應用市場的功率消耗、封裝和價格限制所設計開發,與傳統巨集單元(複雜型可編程邏輯元件)CPLD相比,該元件具有六倍的密度和三倍的I/O資源優勢,以相同甚至更低的功率消耗滿足設計人員對各種功能的需求,並降低電路板面積。該元件為CPLD系列增加零功率消耗和超小型封裝型號,使掌上型設備和其他可攜式應用能充分發揮CPLD諸多優勢,包括靈活性、產品快速面市及電路板級整合等。
 



該元件的密度分布在240~570個邏輯單元(LE)間,其提供超小型MBGA封裝,I/O數量達到一百六十個,與其他元件相比,邏輯密度和I/O數量的增大提高現有功能的整合度,節省電路板面積,減小功率消耗,並降低系統整體成本。
 



該產品結合非揮發性和暫態接通功能,以及創新的查找表(LUT)邏輯結構,打破傳統巨集單元CPLD在功率消耗、體積和成本上的限制。該元件採0.18微米製程、1.8伏特內部核心電壓和六金屬層快閃記憶體,在單個元件中實現高級功能和零功率消耗。MAX IIZ CPLD在高階系統特性上遠遠超出傳統巨集單元CPLD,特性包括用戶快閃記憶體、內部振盪器、成本最佳化、更大的密度、更小的封裝及更低的功率消耗等。
 



該公司提供全套的低功率消耗解決方案,包括低功率消耗的Altera Stratix III和Cyclone III FPGA、HardCopy結構化特定應用積體電路(ASIC)及MAX IIZ CPLD。該公司的元件在眾多的低功率消耗領域中得到廣泛應用,例如高性能運算、軍事無線電、行動電話和數位消費性產品等。
 



Altera網址:www.altera.com

標籤
相關文章

Elanix SystemView通訊系統模擬與Eagleware高頻/微波模擬整合

2005 年 03 月 28 日

LSI Logic MegaRAID SATA軟體獲得聯想集團選用

2005 年 05 月 17 日

JVC新款Everio系列採用Cypress PSoC CapSense介面

2008 年 04 月 25 日

ADI科技院士獲頒2015年IEEE固態電路獎

2014 年 08 月 04 日

盛群推霧化器Flash MCU新品

2018 年 09 月 07 日

R&S透過示波器新抖動分解方法提升訊號完整性調試

2020 年 02 月 11 日
前一篇
盛群HT46CU66 A/D型MCU具LCD功能
下一篇
安捷倫HDMI 1.3測試軟體獲Quantum Data認可