Altera與Northwest Logic宣布開始提供硬體成熟的1,600Mbit/s低延時第三代動態隨機存取記憶體(DRAM 3)(RLDRAM 3)記憶體介面解決方案,可用於其高階28奈米(nm)Stratix V現場可編程閘陣列(FPGA)。
Altera零組件產品市場資深總監Patrick Dorsey表示,Stratix V FPGA具有最佳RLDRAM 3介面,大幅增強高階系統的延時和性能。高性能Stratix V FPGA結合RLDRAM 3控制器核心,讓Altera能針對當今的高性能網路應用,提供最高效率的解決方案。
RLDRAM 3記憶體介面結合來自Altera的自動校準RLDRAM 3 UniPHY IP,以及來自Northwest Logic的全功能RLDRAM 3控制器核心,可簡化高階網路應用中RLDRAM 3記憶體和FPGA之間的介面設計,同時提高記憶體傳輸量。
Altera與Northwest Logic聯合開發的RLDRAM 3記憶體介面解決方案,在客戶設計中經過硬體驗證,客戶設計使用Micron的RLDRAM 3記憶體。
Altera的Stratix V系列FPGA經過最佳化,支援Micron的下一代RLDRAM 3記憶體。Stratix V元件採用的記憶體結構降低延時,高效率實現FPGA最佳的系統性能。Stratix V FPGA支援網路設備生產廠商在網際網路上迅速高效率的傳送視訊、語音和資料。
Northwest Logic的RLDRAM 3控制器核心與Altera的UniPHY IP相結合,提供完整的RLDRAM 3解決方案,包括高效率的BL=2運算,減少由於運作在四分之一時脈速率時出現的時序收斂問題,並支援多種RLDRAM 3記憶體配置。
Altera網址:www.altera.com