Altera發布針對現場可編程閘陣列(FPGA)的開放運算語言(OpenCL)早期使用計畫(EAP),讓用戶提前了解Altera針對FPGA的OpenCL解決方案。
Altera資深副總裁兼軍事、工業與運算部門總經理Jeff Waters表示,高性能運算、軍事、醫療和廣播在內的各類終端市場的很多設計人員,都可透過OpenCL使用最新一代FPGA及高效率的開發流程,大幅提高終端系統的性能。
採用OpenCL開放標準,設計團隊可在高階C語言框架中針對FPGA設計他們自己的系統和演算法,大幅地簡化FPGA的開發。做為EAP計畫的一部分,用戶能預先了解Altera的OpenCL解決方案,並可參加針對FPGA的OpenCL培訓課程,獲得相關資料,觀看其技術展示。
OpenCL是一種開放程式設計標準,能跨中央處理器(CPU)、繪圖處理器(GPU)和FPGA等異質平台執行。OpenCL與需要使用者設計底層硬體描述語言(HDL)的傳統FPGA開發流程相比,可為使用者提供明顯的產品及時上市優勢。
加入EAP計畫的客戶,將可看見OpenCL如何透過讓用戶可在C語言環境中工作,並自動產生FPGA的實行過程,進而簡化許多大量耗時的硬體細節設計工作。
除了可簡化FPGA的開發流程之外,EAP計畫的客戶也將可了解如何在FPGA的實行上使用OpenCL,以便可提供大幅的系統效能優勢。結合FPGA可提供的大量平行效能的固有平行語言功能,可提供與其他硬體架構相較之下更高的效能。
Altera目前與各類用戶合作,使用OpenCL流程在FPGA中實現設計。這些用戶能了解使用針對FPGA的OpenCL進行開發所具有的效能和性能優勢。
Fuji Xerox控制器開發組控制器開發平臺經理Koumei Tomida指出,使用FPGA OpenCL流程非常有趣,能應用最新一代高性能FPGA,大幅縮短產品上市時間。由於Fuji Xerox最先使用Altera的OpenCL工具,Altera FPGA能最佳化Fuji Xerox的OpenCL核心,進一步提高性能,把設計無縫整合到高性能FPGA架構中。
Altera網址:www.altera.com