ARM近日宣布推出CoreSight SoC-600下一代除錯與追蹤IP解決方案。該項新技術能透過USB、PCIe或無線等功能介面進行除錯和追蹤,提升資料輸出量的同時減少對硬體除錯探測器的需求。意法半導體(ST)為首批獲得CoreSight SoC-600授權的公司之一。-
意法半導體汽車和分立元件部門副總裁暨汽車數位部門總經理 Fabio Marchiò 表示,ARM CoreSight SoC-600使該公司能大幅提升下一代汽車微控制器除錯和追蹤的輸出頻寬,尤其在性能需求飆升的動力傳動系、進階穩定性控制和進階輔助駕駛系統(ADAS)方面。這種全新追蹤和除錯技術,能協助該公司OEM合作夥伴,在研發新的聯網產品時加快故障識別,降低風險和成本,並能監控整個產品的生命週期。
過去,系統級晶片(SoC)的除錯和追蹤,一直仰賴專用的標準化外部介面來提供裝置存取外部除錯器,最常見的是透過JTAG(IEEE-1149.1)和Serial Wire Debug介面。然而,這些介面通常都很少留在成品裝置中,所以僅透過這些介面在產品的雛形階段進行除錯往往受到侷限。
CoreSight SoC-600的推出有助於開發人員更快找到問題的根源,減少反覆運算次數,降低專案風險,縮短上市時間。另外,它還為OEM製造商和開發者,在產品裝置的整個生命週期內,提供了無與倫比的系統能見度,進而持續開發和優化。