實現功耗降低/尺寸縮減目標 混頻器攻克MIMO接收挑戰

2017 年 03 月 13 日
在無線寬頻遠端頭端的設備,散熱設計是一大難題。透過低電壓電路設計技巧,不僅能降低功耗,且不會影響轉換增益、IIP3或雜訊指數效能。雙組混頻器在啟用兩個通道的情況下,僅耗用1.3瓦電力,就可滿足新形5G多通道基礎設施接收器之需求。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

FPGA專欄:Logic Gate Design發展平台(完) 採用新邏輯設計提高運作速度

2006 年 01 月 27 日

結合優異技術特性與創新設計USB與PCIe觸角延伸

2006 年 04 月 28 日

掌握差動增益/相位參數 提升合成視訊訊號測量效能

2007 年 11 月 02 日

克服感測器網路應用挑戰 電力線通訊方案立大功

2010 年 10 月 18 日

把關電路訊號品質 頻譜分析儀檢測效益彰顯

2012 年 01 月 05 日

提升雷達探測距離 氮化鎵PA脈衝下降有解(1)

2025 年 02 月 17 日
前一篇
因應車用電子龐大資料量 5G掌握自駕車上路命脈
下一篇
u-blox/Pietro Fiorentini/Terranova完成NB-IoT測試