實現功耗降低/尺寸縮減目標 混頻器攻克MIMO接收挑戰

2017 年 03 月 13 日
在無線寬頻遠端頭端的設備,散熱設計是一大難題。透過低電壓電路設計技巧,不僅能降低功耗,且不會影響轉換增益、IIP3或雜訊指數效能。雙組混頻器在啟用兩個通道的情況下,僅耗用1.3瓦電力,就可滿足新形5G多通道基礎設施接收器之需求。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

探索最底層傳輸通道 解析HDMI實體層內在結構

2006 年 06 月 12 日

無鉛環保要求日趨嚴苛 半導體面臨綠色製程挑戰

2006 年 09 月 07 日

導入專屬指令與演算法 提升通用DSP視頻處理

2007 年 11 月 22 日

防範產品遭仿冒 FPGA設計安全性至關重大

2009 年 08 月 27 日

擴大頂部收音後共振腔室 MEMS麥克風靈敏度更高

2014 年 06 月 23 日

有效降低失蹤人口數 臉部辨識應用/需求看漲

2019 年 01 月 14 日
前一篇
因應車用電子龐大資料量 5G掌握自駕車上路命脈
下一篇
u-blox/Pietro Fiorentini/Terranova完成NB-IoT測試