實現功耗降低/尺寸縮減目標 混頻器攻克MIMO接收挑戰

2017 年 03 月 13 日
在無線寬頻遠端頭端的設備,散熱設計是一大難題。透過低電壓電路設計技巧,不僅能降低功耗,且不會影響轉換增益、IIP3或雜訊指數效能。雙組混頻器在啟用兩個通道的情況下,僅耗用1.3瓦電力,就可滿足新形5G多通道基礎設施接收器之需求。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

單晶片降壓開關穩壓器雜訊難解 EMC電流控制模式突破桎梏

2007 年 04 月 30 日

參考設計/調整輸出舉足輕重 DAC設計奠定基礎

2011 年 01 月 06 日

緊密結合設計架構助臂力 INS模組增強GNSS精準度

2013 年 05 月 30 日

滿足低功耗物聯網邊緣節點需求 ECG前端IC可用性出人意料

2017 年 07 月 31 日

AI人機協作降半導體製程開發成本(3)

2023 年 10 月 27 日

Hailo在樹莓派上實證LLM技術的語音識別

2025 年 04 月 29 日
前一篇
因應車用電子龐大資料量 5G掌握自駕車上路命脈
下一篇
u-blox/Pietro Fiorentini/Terranova完成NB-IoT測試