安富利(Avnet)旗下的安富利電子元件宣布推出Xilinx Virtex-6現場可編程閘陣列(FPGA)數位訊號處理器(DSP)開發工具套件,本套件是為DSP設計而打造,是賽靈思目標設計平台(Xilinx Targeted Design Platform)的一部分。其中FPGA單晶片TeraMAC/s的效能和可編程設計能力,能應用於無線、航空和國防、儀器和醫療影像設備以及其他計算密集型設備都必須具備極高的數位訊號處理能力,及支援高效能系統。
為應付這種挑戰,安富利與賽靈思公司合作開發,推出了第一個DSP開發工具套件,包含Virtex-6 FPGA、可擴充的開發板、DSP IP、全套文檔、電纜、特定的參考設計,以及進行設計評估、修改和擴展所需的DSP開發工具。DSP設計人員首次能將RTL的優點與使用C/C++等程式設計語言和MATLAB/Simulink軟體的高層次設計流程相比較,以為其產品選擇最佳的設計流程。Virtex-6 FPGA DSP開發工具套件可以提升高達10倍的生產力,讓設計人員更容易著手進行DSP設計。
安富利電子元件全球技術行銷副總裁Jim Beneke表示,Virtex-6 FPGA DSP套件是首次針對特定領域推出的設計平台,能幫助客戶迅速掌握多種工具流程和設計技術。
此套件的關鍵元件之一是已預先配置並完全驗證的Virtex-6 DSP參考設計,其先進的數位上變頻(DUC)/數位下變頻(DDC)參考設計向客戶展示了如何使用時鐘超取樣(Clock Over Sampling)、分時多工(Time Division Multiplexing)和利用高效能DSP48 Slices等技術來優化訊號處理效能和資源的使用等。採用The MathWorks的Simulink和MATLAB的設計流程可讓演算法開發人員使用熟悉的建模環境(Modeling Environment)來進行DSP硬體設計,而無需學習RTL。此套件也為有經驗的RTL設計人員提供了打造高效能DSP硬體的設計技術,讓他們可以利用ISE Design Suite 和LogicCore DSP IP,也提供與高層次演算法模組進行功能正確性比對的驗證方法
安富利網址:www.avnet.com