IAR Embedded Workbench for RISC-V運用晶心科技CoDense

2022 年 11 月 30 日

IAR Systems宣布IAR Embedded Workbench for RISC-V完全支援晶心科技(Andes Technology)旗下AndeStar V5 RISC-V處理器的CoDense延伸架構。CoDense是處理器指令集架構(ISA)的一項專利延伸架構,可協助IAR的工具鏈產生精簡程式碼以節省目標處理器上的快閃記憶體空間,而先前支援的AndeStar V5 DSP/SIMD與效能延伸架構則協助提供更高的應用效能。IAR Systems在初期階段即支援AndesCore RISC-V CPU IP,可為客戶提供完整的開發工具鏈,包含IAR C/C++ Compiler編譯器以及功能完備的除錯器,並將推出符合ISO 26262規範的功能安全認證版本。

晶心科技是RISC-V International的創始頂級會員,同時也是高效能/低功耗32/64位元嵌入式處理器IP解決方案的供應商。晶心科技與IAR Systems聯合開發的解決方案及安全應用的穩健設計方法協助客戶加快包括認證程序的研發工作,進而縮短上市時程。AndeStar V5的CoDense是RISC-V標準指令集上的一項Andes延伸架構,可用來壓縮程式碼。該延伸方案已在100億個內含AndeStar V3處理器的SoC中通過實證。除支援CoDense,最新3.11版IAR Embedded Workbench for RISC-V並附帶「P」延伸0.9.11版支援(Packed-SIMD指令的標準延伸)以及增強對稱式多重處理(SMP)和非對稱多重處理(AMP)多核除錯功能。另外開發者也將受益於Visual Studio Code專屬的IAR Build與IAR C-SPY Debug延伸架構,藉以運用IAR Systems各項功能在Visual Studio Code編輯器中執行組譯與除錯。

通過實證的IAR Embedded Workbench是RISC-V開發界的新星,擁有頂尖的程式碼長度最佳化機制,協助企業採用更小的元件或是在現有平台加入更多功能。程式碼的產生是運用工具鏈的先進優化技術,並通過CoreMark tests from the EEMBC認證實驗室的 CoreMark測試,足以見證其高速程式碼與效能。內含的C-SPY Debugger除錯器讓開發者即時完全掌控應用程式,可使用複雜斷點、效能分析、程式碼覆蓋率、包含岔斷的時間軸及功耗日誌。完全整合的程式碼分析工具協助遵循特定標準,例如MISRA C(2004與2012版)以及最佳程式開發實務,如通用缺陷列表(CWE)與CERT C安全程式碼設計標準。IAR Embedded Workbench for RISC-V本身也通過功能安全開發認證,並針對10種不同標準隨附安全報告與安全指引。

標籤
相關文章

IAR RISC-V開發工具支援SiFive汽車應用

2022 年 10 月 27 日

晶心致力開拓RISC-V處理器應用領域

2019 年 08 月 09 日

晶心新推Superscalar處理器

2020 年 02 月 03 日

瑞薩採用晶心科技RISC-V 32位元CPU核心

2020 年 10 月 08 日

IAR Systems/晶心協助車用IC設計廠商加速生產

2022 年 03 月 28 日

晶心N25F RISC-V處理器驅動群聯X1企業級SSD控制晶片

2023 年 08 月 22 日
前一篇
ST嵌入式AI方案增加機器學習開發簡化功能
下一篇
結合區塊鏈技術 產官學研聯手推動汽車「黑盒子」