凌力爾特(Linear Technology)發表一款低功耗16位元無缺碼、80Msps類比數位轉換器(ADC)–LTC2259-16,功耗僅89毫瓦特,較其他16位元競爭方案少了二分之一。此元件為現有LTC2259-14系列之14位元低功耗ADC的腳位相容升級方案。
LTC2259-16針對具備雙倍數據傳輸率(DDR)互補式金屬氧化物半導體/低電壓差動訊號傳輸(CMOS/LVDS)輸出的單一16位元ADC提供最低功耗,更整合了替代位元極性(ABP)模式及數據輸出亂數器,以降低數位回授,可簡化設計各式應用之高速ADC的任務,包括高畫質(HD)廣播攝影機、IMO雷達、乙太網路(Ethernet)測試器、可攜式測試及儀器、軟體定義無線電及毫毫微型蜂巢式(Femtocell)基地台等。
數位回授的產生於來自ADC輸出的能源耦合回類比區段,其將產生相互作用,而呈現如雜訊基準的奇數修整及於ADC輸出頻譜的突波。最差的情況是在中間刻度時,其所有輸出都將從一變成零,或反之亦然,而產生耦合回輸入的大接地電流。為克服此影響,LTC2259-16替代位元極性模式能於輸出緩衝前反轉所有奇數位元,以等化一及零切換的數字。可有效去除會產生數位回授的大接地層電流。除ABP外,所提供的選配式數據輸出亂數器也可降低來自數位輸出的干擾。亂數器可打亂數位輸出,以減少耦合回ADC輸入可能的重複性編碼形式,因其會在輸出頻譜中引起不想要的音調。此兩項數位回授降低技術能提升無突波動態範圍(SFDR)效能達10~15分貝。
LTC2259-16可操作於1.8伏特之低類比供應,提供73.1分貝的訊噪比(SNR),及於基頻具備優越的88分貝無雜訊動態範圍(SFDR)。超低的0.17psRMS抖動可達到IF頻率之欠取樣,並具備優越的雜訊效能。LTC6406則為建議的軌對軌ADC驅動器,以維持LTC2259-16的AC效能。該產品的數位輸出可被設定為全速率CMOS、DDR CMOS或DDR LVDS。DDR數位輸出可使資料在時脈的升緣及降緣被傳送,僅需原先一半的數據線。分開的輸出電源供應器則能使CMOS輸出擺盪至1.2~1.8伏特之範圍。
本元件採用6毫米×6毫米QFN封裝,包含一組時脈工作週期穩定器電路,以協助非50%時脈工作週期、可設定的數位輸出計時、可設定LVDS輸出電流及選配式的LVDS輸出終止。這些特性的結合,使ADC及數位接收器間的數據傳輸更具彈性。現已加入腳位相容的14位元及12位元ADC系列,其取樣率範圍涵蓋25~150Msps,功耗則為35~149毫瓦特,目前已供貨。
凌力爾特網址:www.linear.com