Silicon Labs(芯科科技)宣布推出完整時脈解決方案套件,滿足最新一代PCI Express (PCIe)5.0標準,提供最佳的抖動性能和顯著的設計餘量。Si5332任意頻率時脈系列產品可產生抖動性能達140fs RMS的PCIe Gen 5參考時脈,優化PCIe SerDes性能,同時滿足Gen 5標準並具備餘量。Si5332時脈能夠任意組合PCIe與通用頻率,在各種應用中實現一流的時脈樹整合。
Silicon Labs另提供Si522xx PCIe時脈產生器和Si532xx PCIe緩衝器系列,支援2路、4路、8路或12路PCIe Gen 1/2/3/4/5相容輸出,是資料中心應用中各種PCIe端點時脈的最佳選擇。
包括網路介面卡(NIC)、PCIe匯流排擴充器和高性能運算(HPC)加速器等,越來越多的資料中心硬體設計正使用低功耗1.5V或1.8V電源來盡可能降低整體功耗。Si522xx和Si532xx套件採用1.5 – 1.8V電源供電,是業界最低功耗的PCIe時脈和緩衝器。Si522xx和Si532xx輸出驅動器運用Silicon Labs成熟的推挽式高速電流引導邏輯(HCSL)技術,其免除傳統使用定電流輸出驅動器技術的PCIe時脈所需的外部終端電阻。
Silicon Labs的新型時脈產品完全相容PCIe Gen 5通用時脈、非展頻(SRNS)和展頻(SRIS)架構。儘管PCIe Gen 5的抖動標準更加嚴格,但Silicon Labs的新型產品免除分離電源濾波套件,簡化PCB配置,同時確保系統級雜訊不會降低時脈抖動性能。電路板設計人員可以使用插入式兼容的Si5332,Si522xx和Si532xx時脈無縫遷移現有的PCIe Gen 1/2/3/4設計,進而利用更快的PCIe序列介面。
Silicon Labs時脈產品總經理James Wilson表示,Silicon Labs致力於提供一流的時脈解決方案,以便支援更高速PCI Express技術轉移。資料中心設計人員可利用PCIe Gen 5提升CPU和工作負載加速器之間的互連速度,包括GPU、FPGA和專用加速器解決方案。增加網路、儲存和AI資源的頻寬,將有助於產業邁向400G乙太網路時代。
Silicon Labs PCI Express時脈抖動工具現已更新,包括精確測量PCIe Gen 5參考時脈抖動所需的濾波器。此軟體大幅簡化PCIe時脈抖動測量,確保符合PCI-SIG Gen 1/2/3/4/5通用時脈、SRNS和SRIS規格以應用適當的濾波器,同時取得易讀的資料。這些便於操作的實用工具可在silabs.com/pcie-learningcenter免費下載。