Synplicity HAPS-51加快ASIC驗證

2007 年 10 月 09 日

Synplicity發布HAPS(High-performance ASIC Prototyping System, HAPS)系列產品新增功能,該系列中HAPS-51採用賽靈思(Xilinx)的Virtex -5 LX330及內建記憶體,以進行更快速的ASIC驗證,前一代的HAPS系統採用外接子版提供記憶體存取功能,最新的HAPS-51則使用位於FPGA旁的內建記憶體,因此HAPS-51可提供高效能且低成本的解決方案,並降低今日具有挑戰性的系統單晶片設計的開發時程。HAPS系統是由Synplicity的ASIC/ASSP全速驗證平台Confirma的核心。
 



HAPS-5針對系統單晶片設計師及軟體開發者所設計。該系統使用HapsTrak標準,其規範接腳輸出及機械特性來確保不同世代的HAPS母版和子版間的相容性。FPGA和DDR2記憶體模組間的緊密連結,提供彈性的高速記憶體存取功能,並讓該產品成為一個提供嵌入式處理器及大量軟體內容系統單晶片設計的單一驗證平台。相對於HAPS-50系統,該產品提供可編程的時脈產生器,精密的監測及自我測試等特性,不但有遠端參數調整、設定能力,還具備多板堆疊或是互連功能,可支援任何大小的ASIC、ASSP及SoC設計。
 



Synplicity網址:www.synplicity.com

標籤
相關文章

Neowine推出新款智財保護晶片

2010 年 11 月 29 日

亞智將於TPCA 2015發表CIM中央管理系統

2015 年 11 月 04 日

Mentor自動化布局工具加速矽光子設計開發

2018 年 10 月 23 日

HOLTEK推高抗干擾能力I/O Touch MCU BS83A01C

2019 年 11 月 08 日

Compuplast總裁將來台針對阻隔層材料設計發表演講

2020 年 03 月 18 日

貿澤Podcast探索私有5G網路可能性

2022 年 10 月 12 日
前一篇
通嘉舉辦2007年電源管理技術研討會
下一篇
微芯發表2MHz脈衝寬度調變器