工研院攜手力積電/穩晟 3D AI晶片/SiC智慧研磨系統亮相

近期半導體產業為滿足生成式AI與電動車的熱門應用需求,積極開發AI晶片、電動車高壓系統等應用。日前經濟部產業技術司於2024 SEMICON TAIWAN展出研發成果,包含專為生成式AI應用所設計的MOSAIC...
2024 年 09 月 05 日

3DIC/小晶片發威 CPO前景可期(1)

光學元件最初只在長距離通訊中占主導地位,但現已廣泛應用於資料中心的短距離通訊,並使用插拔式光學收發器提升機架內與機架間的頻寬密度。為因應這些挑戰,業界正積極投資CPO與OIO,以滿足不斷發展的新興應用和未來高容量的網路需求。...
2024 年 08 月 05 日

3DIC/小晶片發威 CPO前景可期(2)

光學元件最初只在長距離通訊中占主導地位,但現已廣泛應用於資料中心的短距離通訊,並使用插拔式光學收發器提升機架內與機架間的頻寬密度。為因應這些挑戰,業界正積極投資CPO與OIO,以滿足不斷發展的新興應用和未來高容量的網路需求。...
2024 年 08 月 05 日

Ansys台灣區總經理李祥宇:三大技術應用值得關注(1)

對科技產業的從業者,尤其是從事研發工作跟決定公司產品、技術發展方向的人而言,下一個殺手應用是什麼?其所帶動的市場商機有多大?跟那些技術直接相關?這類跟技術發展趨勢有關的話題,永遠都是大家最關心的。作為一家以推動技術創新,提高研發人員生產力為使命的公司,安矽思(Ansys)對2024年的技術發展趨勢有哪些觀點,又有哪些新技術可能竄出,具有相當高的參考性。因此本刊特別專訪Ansys台灣區總經理李祥宇,分享其對2024年技術趨勢的觀察。...
2024 年 02 月 01 日

Ansys台灣區總經理李祥宇:三大技術應用值得關注(2)

對科技產業的從業者,尤其是從事研發工作跟決定公司產品、技術發展方向的人而言,下一個殺手應用是什麼?其所帶動的市場商機有多大?跟那些技術直接相關?這類跟技術發展趨勢有關的話題,永遠都是大家最關心的。作為一家以推動技術創新,提高研發人員生產力為使命的公司,安矽思(Ansys)對2024年的技術發展趨勢有哪些觀點,又有哪些新技術可能竄出,具有相當高的參考性。因此本刊特別專訪Ansys台灣區總經理李祥宇,分享其對2024年技術趨勢的觀察。...
2024 年 02 月 01 日

Cadence工具襄助創意電子成功完成3DIC投片

IC設計服務業者創意電子近日宣布,該公司已成功於先進FinFET製程上實現複雜的3D堆疊晶片設計並完成投片。該設計採Cadence Integrity 3D-IC平台,於覆晶接合(Flip-chip)封裝的晶圓堆疊(WoW)結構上,實現Memory-on-Logic立體晶片堆疊配置。Integrity...
2024 年 01 月 12 日

微應力測試突破先進封裝瓶頸(1)

為了達到垂直整合的目的,多層薄膜堆疊結構已被大量地運用在半導體製程當中,並且遭遇各種技術瓶頸。為了克服這些瓶頸,奈米壓痕測試儀及奈米刮痕測試儀為兩個重要的分析工具。 在半導體積體電路朝向尺寸微小化和功能極大化的發展方向上,先進封裝技術已成為提高晶片性能的重要途徑之一。然而,為了達到垂直整合的目的,多層薄膜堆疊結構已被大量地運用在製程當中。由於不同材料之間的機械特性無法相互搭配,以及製程中產生的熱機械應力,導致的各種失效模式亦接踵而來。為了克服這些瓶頸,對於材料機械特性的掌握變得至關重要,在微米及奈米尺度的世界中,奈米壓痕測試儀及奈米刮痕測試儀為兩個重要的分析工具。除了可用來分析材料的機械特性,以及多層結構中的附著能力,亦可作為區域化應力的工具,搭配後續影像分析技術,如掃描式電子顯微鏡(SEM)、雙束聚焦離子顯微鏡(DB-FIB)或穿透式電子顯微鏡(TEM)可更進一步地分析內部結構變化,找出造成故障的脆弱點位置。...
2023 年 10 月 23 日

微應力測試突破先進封裝瓶頸(2)

為了達到垂直整合的目的,多層薄膜堆疊結構已被大量地運用在半導體製程當中,並且遭遇各種技術瓶頸。為了克服這些瓶頸,奈米壓痕測試儀及奈米刮痕測試儀為兩個重要的分析工具。 銅柱凸塊機械特性分析 (承前文)為了滿足終端產品輕薄短小的需求,晶片訊號處理輸入/輸出需求數量不斷增加,這意謂著晶片封裝中的引線節點數密...
2023 年 10 月 23 日

可靠度分析/設備解方助力3D封裝

3D封裝隨著生成式人工智慧(AI)衍生的大量算力需求,備受市場矚目。3DIC整合處理器與記憶體,降低資料傳輸的延遲與功耗,也大幅提升晶片的運算效能。然而3D封裝中晶片堆疊的結構複雜,仍要克服散熱、翹曲等挑戰。面對不同的材料特性,IC設計階段透過可靠度分析,試圖解決散熱及翹曲問題,3D封裝設備則有助於3DIC製造的穩定性。...
2023 年 09 月 05 日

整合IC設計/封裝流程 EDA工具力降3DIC研發門檻

在大型語言模型(LLM)快速發展的浪潮下,半導體產業期望透過3D封裝打破晶片算力瓶頸。面對3DIC的市場高速發展,EDA工具供應商已經提早布局,提供可實現3DIC設計的工具、平台與設計流程,積極協助客戶克服3DIC的設計挑戰。3DIC的設計可採用數位分身(Digital...
2023 年 09 月 04 日

數位主線串連封裝協同設計

隨著半導體應用的逐漸增加,愈來愈多的IC配置開始採用2.5D或3DIC技術。在過去十年中,可以看到這些元件配置在最高容量的FPGA、高頻寬的記憶體和針對高效能運算和資料中心的處理器中被廣泛應用。蘋果(Apple)宣布使用M1...
2023 年 08 月 29 日

3DIC顛覆半導體市場競爭

隨著網際網路、數位化和自主化的普及,各產業之間的界限正以前所未有的速度變得模糊。全球技術市場支出有望達到3兆美元,新的競爭戰場就在這裡。系統電子和半導體領域,受到3D晶片上系統(SoC)的碰撞。晶片製造商若要在這個領域取勝,需要一種新的設計模式,這種模式能夠實現跨領域的多物理互動,以光速提供創新,並釋放顛覆性的競爭優勢,能夠大幅降低所有工作流程的成本。...
2023 年 08 月 21 日