Altera Quartus II軟體編譯時間縮短70%

Altera發表Quarts II軟體13.1版,透過大幅度最佳化演算法以及增強平行處理,與前一個版本相比,編譯時間平均縮短30%,最大達到70%,進一步擴展在軟體效能方面的業界領先優勢。軟體還包括最新的快速重新編譯特性,適用於客戶對Altera...
2013 年 11 月 15 日

Altera推出14奈米製程SoC FPGA

Alter宣布推出其採用英特爾(Intel)14奈米(nm)三閘極製程製造的Stratix 10系統單晶片(SoC)元件,將具有高性能四核心64位元安謀國際(ARM)Cortex-A53處理器系統,這與該元件中的浮點數位訊號處理(DSP)模組和高性能現場可編程閘陣(FPGA)架構相得益彰。與包括OpenCL在內的Altera高階系統層級設計工具相結合,這一個通用異質架構運算平台在很多應用中都具有理想的自我調整性、高性能、高功率效益比和設計效能,其應用包括資料中心運算加速、雷達系統和通訊基礎設施等。 ...
2013 年 11 月 06 日

採用Cortex-A53架構 64位元SoC FPGA問世

業界首顆64位元系統單晶片(SoC)現場可編程閘陣列(FPGA)搶先亮相。Altera宣布將以英特爾(Intel)14奈米(nm)三閘極(Tri-gate)製程推出Stratix 10系統單晶片FPGA,採用四核心、64位元安謀國際(ARM)Cortex-A53處理器,以及浮點數位訊號處理器(DSP)及高效能FPGA結構,期大舉進攻資料中心加速運算、雷達系統及通訊設備等應用市場。 ...
2013 年 10 月 30 日

Altera電源轉換器解決方案電路板面積減小50%

Altera發布四款新的參考設計,這些設計採用透過收購Enpirion而獲得的電源技術。參考設計為現場可編程閘陣列(FPGA)用戶和電路板開發人員提供統包式電源解決方案,與競爭的電源解決方案相比,功率效益提高35%,電路板面積減小50%,物料清單(BOM)中的主體電容成本降低50%。Altera電源最佳化參考設計已可透過下載設計套件的形式提供給客戶,在Altera開發套件硬體中進行展示。現在可以下載Cyclone...
2013 年 10 月 29 日

Enpirion助攻 Altera提升FPGA電源效率

Altera將透過高效率電源管理方案鞏固市場地位。Altera斥資1.4億美元併購直流對直流(DC-DC)電源廠商Enpirion後,即新增一系列高效率DC-DC電源轉換產品線–PowerSoC系列,並將電源方案整合至旗下現場可編程閘陣列(FPGA)參考設計中,期提供客戶更高的FPGA電源轉換效率及更小的電路板面積。 ...
2013 年 10 月 28 日

Altera最新OpenCL SDK符合Khronos 一致性標準

Altera宣布其推出的OpenCL軟體開發套件(SDK)通過OpenCL 1.0標準一致性測試,並被收錄在Khronos集團OpenCL一致性產品名錄中。Altera是唯一能夠提供FPGA最佳OpenCL解決方案的公司,支援軟體開發人員充分利用現場可編程閘陣列(FPGA)大規模平行架構實現系統加速。Altera將在10月16、17日在加州聖塔克拉拉舉辦的2013...
2013 年 10 月 24 日

台積做後盾 賽靈思SoC/3D IC產品發功

賽靈思(Xilinx)營收表現持續看漲。賽靈思將攜手台積電,先將28奈米(nm)製程的新產品效益極大化,而後持續提高20奈米及16奈米鰭式場效應電晶體(FinFET)製程比例,同時以現場可編程閘陣列(FPGA)、系統單晶片(SoC)及三維積體電路(3D...
2013 年 10 月 22 日

Altera擴展28奈米元件IP系列產品

Altera宣布完成28奈米(nm)現場可編程閘陣列(FPGA)和系統單晶片(SoC)矽智財 (IP)核心系列產品的更新。在過去1年中,Altera發布的新通訊協定介面IP核心數量超過十五個,適用於多種應用和市場領域。此外,更新IP核心能有15%的時序餘量,使產品設計能夠快速實現時序收斂,支援客戶在設計中快速整合多個IP核心,產品可更迅速上市。 ...
2013 年 10 月 07 日

Altera Cyclone V系統單晶片上市

Altera宣布開始量產銷售其Cyclone V系統單晶片(SoC)以及Arria V SoC工程樣品。隨著處理器峰值時脈頻率的提高,商用級Cyclone V SoC達到925MHz,汽車級達到700MHz,工業級Arria...
2013 年 10 月 04 日

內嵌處理器核心FPGA襄助 SoC原型製作輕鬆達陣

對於使用安謀國際(ARM)處理器的系統單晶片(SoC)設計者而言,在原型製作的階段經常會面臨如何整合處理器的問題。本文以賽靈思(Xilinx)的Zynq為例,說明如何應用內嵌安謀國際核心的現場可編程閘陣列(FPGA)做為安謀國際核心測試晶片,進而建構SoC原型製作平台。
2013 年 09 月 30 日

Altera/Micron展示FPGA與HMC互通技術

Altera和美光(Micron)宣布,雙方聯合成功展示Altera Stratix V現場可編程閘陣列 (FPGA)和Micron混合式記憶體立方(Hybrid Memory Cube, HMC)的互通性。採用這一種成功的技術,系統設計人員能夠在下一代通訊和高性能運算設計中,充分發揮FPGA和系統單晶片(SoC)的HMC優勢。本次展示針對Altera的第十代系列產品對HMC產品的支援進行早期驗證,能夠協助客戶及時將產品推向市場,包括Stratix...
2013 年 09 月 10 日

Altera展示多核心處理器互聯IP

Altera宣布Stratix V現場可編程閘陣列(FPGA)的Interlaken矽智財(IP)核心實現了與Cavium OCTEON多核心處理器的交互操作。這一個成功的運作保證晶片至晶片的前端互聯,更方便原始設備製造商(OEM)做出元件選擇決定。 ...
2013 年 08 月 06 日