緊追賽靈思16nm進度 Altera明年投產14nm

Altera的14奈米(nm)三閘極電晶體(Tri-gate Transistor)製程可望於明年啟動量產。面對賽靈思(Xilinx)即將於2014年採用台積電16奈米鰭式場效電晶體(FinFET)製程,生產首批現場系統單晶片可編程閘陣列(SoC...
2013 年 06 月 11 日

先進製程布局各有盤算 GF/聯電爭搶晶圓榜眼

格羅方德(GLOBALFOUNDRIES, GF)與聯電為爭奪晶圓代工市占第二寶座正競相出招。前者除積極擴產28奈米製程外,更計畫於明後年擴大資本支出,加速14、10奈米FinFET量產時程;後者則先衝刺40奈米及特殊製程服務營收,並在28奈米以下製程發展上穩紮穩打。
2013 年 06 月 10 日

爭行動大餅 晶片商競逐CPU/GPU協同運算

晶片商在CPU與GPU協同運算技術的研發日益積極。其中,安謀國際(ARM)、超微(AMD)和高通(Qualcomm)已攜手合作,計畫在2013~2014年陸續公布異質系統架構(HSA)標準;至於英特爾(Intel)和輝達(NVIDIA)則採自力研發策略,分別布局CPU/GPU同步轉碼(Transcoding)技術,以及64位元CPU/GPU協同運算處理器,相互較勁的意味濃厚。 ...
2013 年 06 月 04 日

反擊Altera 賽靈思2014量產16奈米FPGA

賽靈思(Xilinx)將搶先在競爭對手Altera之前,發表16奈米鰭式場效電晶體(FinFET)現場可編程閘陣列(FPGA)。面對Altera採用英特爾(Intel)14奈米三閘極電晶體(Tri-gate...
2013 年 05 月 31 日

賽靈思/台積電合作16奈米FinFET製程

賽靈思(Xilinx)與台積電共同宣布聯手推動一項賽靈思稱之為「FinFast」的專案計畫,採用台積電先進的16奈米FinFET(16FinFET)製程技術打造具備最快上市速度及最高效能優勢的可編程邏輯閘陣列(FPGA)元件,雙方投入所需資源組成一支專屬團隊,針對FinFET製程與賽靈思的UltraScale架構共同進行最佳化。基於此項計畫,16FinFET測試晶片預計今年稍後推出,而首款產品將於2014年問市。 ...
2013 年 05 月 30 日

搶推先進製程方案 賽靈思/Altera擴產較勁

FPGA龍頭殊死戰愈演愈烈。Altera近來頻頻加碼先進製程投資,並發動IP廠購併攻勢,全面向FPGA龍頭賽靈思宣戰;對此,賽靈思也正面迎戰,透過新一代設計套件,加速旗下28奈米製程SoC FPGA開發時程,以持續擴大市場占有率,嚴防Altera坐大。
2013 年 05 月 19 日

衝刺28奈米/FinFET研發 晶圓廠資本支出創新高

為爭搶先進製程商機大餅,包括台積電、格羅方德和三星等晶圓代工廠,下半年均將擴大資本設備支出,持續擴充28奈米製程產能;與此同時,受到英特爾衝刺FinFET技術研發刺激,各大晶圓廠也不斷加碼技術投資,將驅動整體晶圓代工產業支出向上飆升。
2013 年 05 月 13 日

格羅方德發豪語 2015年量產10奈米

先進製程晶圓代工市場戰火愈演愈烈。繼台積電宣布將分別於2015、2017年推出16和10奈米鰭式電晶體(FinFET)製程後,格羅方德(GLOBALFOUNDRIES)日前也喊出將超前台積電1年,於2014年導入14奈米量產,並將發揮FinFET專利數量優勢,於2015年搶先進入10奈米世代,讓雙方競爭更趨白熱化。 ...
2013 年 05 月 03 日

降低先進製程風險 Foundry 2.0營運模式興起

晶圓代工市場將出現新的Foundry 2.0經營模式。由於先進製程投資劇增,經營風險愈來愈大,傳統專業晶圓代工廠或整合元件製造商(IDM)的營運方式均備受挑戰;因此已有晶圓代工業者開始推行可兼顧兩者運作優點的Foundry...
2013 年 04 月 29 日

瞄準先進製程IC設計商機 EDA廠強化IP產品組合

隨著製程節點技術日益微縮,EDA業者一方面逐漸擴大與安謀國際合作關係,以幫助IC設計商解決特殊應用電路設計難題;另一方面透過積極購併矽智財公司,來增加專利授權的獲利,使得EDA廠商與IP公司的敵友關係越來越複雜。
2013 年 04 月 27 日

擴充FPGA陣容 Altera發動購併/多元製程攻勢

Altera正積極擴張在現場可編程閘陣列(FPGA)市場的影響力。繼攜手英特爾(Intel)布局高階14奈米(nm)FPGA後,Altera日前再度宣布購併FPGA-based矽智財(IP)商–TPACK,強化旗下光傳輸網路(OTN)元件開發技術;同時也率先採納台積電55奈米嵌入式快閃記憶體(Embedded...
2013 年 04 月 17 日

益華/台積強化FinFET製程合作關係

益華電腦(Cadence Design Systems)宣布與台積電簽署一份為期多年的協議,針對行動、網路架構、伺服器與現場可編程閘陣列(FPGA)應用軟體的先進製程設計,開發16奈米鰭式電晶體(FinFET)技術專屬設計基礎架構。這項深度合作在設計流程中比一般更早的階段便已展開,將有效解決FinFET專屬的設計挑戰。 ...
2013 年 04 月 15 日