有效降低氮化鉭層電阻 鈷助力先進製程效能提升

隨著人工智慧及大數據時代來臨,晶片也須透過不斷微縮提升效能。面對7奈米(nm)先進製程,如何生產效能更高、耗電更少、面積更小,且符合可靠度要求的晶片,為當今半導體製程的重要課題。
2020 年 01 月 18 日

攻新材料/互連技術 IMEC力克10nm設計難關

比利時微電子研究中心(IMEC)正全速開發下世代10奈米製程技術。為協助半導體產業跨越10奈米鰭式電晶體(FinFET)製程技術門檻,IMEC已啟動新一代電晶體通道材料和電路互連(Interconnect)研究計畫,將以矽鍺/三五族材料替代矽方案,並透過奈米線(Nanowire)或石墨烯技術實現更細緻的電路成型與布局,加速10奈米以下製程問世。 ...
2013 年 09 月 03 日

爭搶1x奈米代工商機 晶圓廠決戰FinFET製程

鰭式電晶體(FinFET)將成晶圓廠新角力戰場。為卡位16/14奈米市場商機,台積、聯電和格羅方德(GLOBALFOUNDRIES)正傾力投資FinFET技術,並各自祭出供應鏈聯合作戰策略,預計將於2014~2015年陸續投入量產,讓晶圓代工市場頓時硝煙彌漫。
2013 年 09 月 02 日

專訪台積電先進元件科技暨TCAD部門總監Carlos H. Diaz 台積電將全面翻新晶圓製程

台積電正多管齊下打造兼顧效能與功耗的新世代處理器。為優化處理器性能並改善電晶體漏電流問題,台積電除攜手矽智財(IP)業者,推進鰭式電晶體(FinFET)製程商用腳步外,亦計畫從晶圓導線(Interconnect)和封裝技術著手,加速實現三維晶片(3D...
2013 年 08 月 08 日

催生新世代處理器 台積電翻新晶圓製程技術

台積電正多管齊下打造兼顧效能與功耗的新世代處理器。為優化處理器性能並改善電晶體漏電流問題,台積電除攜手矽智財(IP)業者,推進鰭式電晶體(FinFET)製程商用腳步外,亦計畫從晶圓導線(Interconnect)和封裝技術著手,加速實現三維晶片(3D...
2013 年 07 月 01 日