ARM CoreSight SoC-600 IP方案實現除錯/追蹤架構

ARM近日宣布推出CoreSight SoC-600下一代除錯與追蹤IP解決方案。該項新技術能透過USB、PCIe或無線等功能介面進行除錯和追蹤,提升資料輸出量的同時減少對硬體除錯探測器的需求。意法半導體(ST)為首批獲得CoreSight...
2017 年 03 月 20 日

借力Codelink軟體調試工具 SoC功能驗證更效率

現今,超過90%的系統晶片(SoC)設計包含一個或多個嵌入式處理器,這些嵌入式處理器於投片前就必須在實際的應用環境下進行測試;充分驗證SoC的功能,須包含某種程度的嵌入式軟體,這正是使事情變得複雜的原因。
2015 年 04 月 12 日

防範聯網車輛個資遭竊 信任錨強化汽車電子系統安全

車內互聯技術蓬勃發展,使得聯網汽車的安全問題日益受到市場重視,因此汽車電子系統設計人員開始在電子控制單元(ECU)中整合信任錨(Trust Anchor),以建立一個必須授權才能進行讀寫操作的安全儲存區,防止網路駭客侵入。
2014 年 01 月 02 日

溫瑞爾推Intel架構最佳化嵌入式軟體工具

溫瑞爾(Wind River)發表針對英特爾(Intel)硬體架構最佳化的新版晶片上除錯工具「Wind River Workbench On-Chip Debugging」。這套JTAG產品所提供的除錯解決方案,可協助涵蓋多種產業的廣泛嵌入式裝置客戶,以更好的效率、更經濟的成本進行以Intel處理器架構為基礎的嵌入式平台開發作業。 ...
2011 年 10 月 14 日

賽普拉斯發表PSoC Creator設計環境

賽普拉斯(Cypress)針對PSoC 3與PSoC 5可編程系統單晶片系列之專屬革命性PSoC Creator整合式開發環境(IDE)推出多項新功能。PSoC Creator支援眾多進階改良的低功耗設計技術、嶄新液晶顯示器(LCD)設計功能及更迅速易用的CapSense電容感測設計。 ...
2010 年 10 月 01 日

防範產品遭仿冒 FPGA設計安全性至關重大

與開發成本很高的特定應用積體電路(ASIC)相比,現場可編程閘陣列(FPGA)可重複編程的性能正受到系統設計者的青睞。此外,FPGA的性能和功能也越來越強大,包括32位元軟微處理器、串列/解串列(SerDes)、數位訊號處理器(DSP)和高性能的介面。現在的低成本FPGA甚至可以滿足大批量應用,設計人員採用FPGA能快速開發產品,以利產品快速上市和遠端更新的需求。
2009 年 08 月 27 日

厚實JTAG完整解決方案 NS滿足可測試性設計發展趨勢

JTAG測試規範最早是由JTAG組織(Joint Test Action Group)所發展而成,而後為IEEE正式納入IEEE 1149.1的晶片設計規範當中...
2005 年 10 月 21 日