克服頻寬/功耗挑戰 FPGA智取新市場

隨著市場環境的變遷,FPGA可編程的彈性已被許多應用領域所看重,而為進一步延伸FPGA的應用版圖,提高市場滲透率,相關業者也提出許多創新技術與產品策略,爭取更多設計者的青睞。
2010 年 07 月 29 日

萊迪思推出Diamond FPGA設計軟體

萊迪思(Lattice)宣布推出Diamond現場可編程閘陣列(FPGA)設計軟體1.0版本,提供萊迪思FPGA產品開發的全面設計環境。該軟體提供功能強大的工具、高效的設計流程和現代化的介面,使設計人員能夠更迅速地投入低功耗,成本敏感的FPGA應用開發。...
2010 年 06 月 29 日

強化處理器布局 FPGA已非吳下阿蒙

隨著各家供應商紛紛和處理器矽智財廠商締結重大授權協定,並積極在硬核產品線展開布局,以往在系統中多半扮演介面擴展或協處理器角色的現場可編程閘陣列,已有成為系統核心元件的本錢。
2010 年 02 月 08 日

優化結構/製程 FPGA效能/功耗兩全其美

當涉及計算運營成本和電信基礎設施項目的碳足跡時,功耗成為越來越重要的變數。如在美國平均每個滿負荷3G基地台的費用大約1年為1,600美元,在歐洲約1年3,200美元。這表示一個典型的歐洲運營商運行兩萬個基地台會消耗58毫瓦功率,折算為每年達6,200萬美元左右。除了這些費用,每個基地台的功耗估計為每年有十一噸二氧化碳的排放量。對於這些運營商,功耗就是成本。現場可編程閘陣列(FPGA)已經成為基地台結構的最重要的組成部分之一,因此人們關注FPGA的焦點是如何使功耗降至最低。
2010 年 01 月 25 日

萊迪思發表可編程時鐘元件評估板

萊迪思(Lattice)發布ispClock 5400D可編程時鐘元件的評估板,這款新評估板適用於ispClock5400D差分時鐘分配元件的評估和設計的開發平台。該款評估板還可以用於查看5400D元件的性能和在系統編程,或用作LatticeECP3現場可編程閘陣列(FPGA)串列協定或視頻協定評估板的副板或時鐘源。 ...
2009 年 12 月 16 日

奈米製程激化 FPGA將大幅替代ASIC

PLD以其彈性、可重複寫入的特性,不僅成功進軍消費性電子,在奈米時代,更成為提高彈性、降低成本的另一種選擇...
2005 年 01 月 06 日