VHDL/Verilog C介面加持  類比/數位混合訊號建模易

2018 年 04 月 12 日
現代電子模組的開發必須有更適當的工具,以利初期的原型設計工作。現今的混合式類比/數位(A/D)系統需要能在不同的類比和數位模擬工具之間偕同模擬(Co-simulation)的模擬平台,由於必須在系統之間持續傳輸資料,成本不僅更高且運算速度也比較慢。本文將介紹一套類比數位混合訊號的建模方法,主要是將類比Matlab/Simulink模型轉換為C程式碼,此外也提供一個真實研究案例。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

意法半導體發表具五自由度動作感測模組

2011 年 07 月 01 日

智慧電網/家用網路需求撐腰 電力線通訊聲勢水漲船高

2011 年 07 月 11 日

ST進軍工業感測市場 滿足預防性維護多樣化需求

2018 年 07 月 12 日

意法推通用型車門鎖控制器 簡化設計並強化安全

2020 年 06 月 16 日

意法連接埠保護IC適用USB-C電源

2021 年 12 月 09 日

ST/格羅方德敲定法國12吋半導體晶圓新廠協議

2023 年 06 月 07 日
前一篇
東芝推出全新封裝輸出型光耦合器
下一篇
車用電子成長強勁 台灣中小新創有商機