安華高ASIC智慧財產權新突破

2010 年 02 月 26 日

安華高(Avago)宣布已經在40奈米互補式金屬氧化物半導體(CMOS)製程技術上達到25Gbit/s的SerDes效能表現,此為安華高在特定應用積體電路(ASIC)智慧財產權(IP)效能突破的重要成就。
 




安華高在40奈米CMOS製程上達到25Gbit/s的SerDes效能表現。



安華高SerDes核心的關鍵差異在於採用獨特的決策回授等化(DFE)技術,帶來更低的整體耗電以及同級產品中最佳的資料延遲、抗雜訊能力、抖動以及串音干擾效能表現。此外,由於安華高採用了模組化與多重速率架構,因此它的SerDes核心具有相當高的整合度,容易達到數百個通道的設計。
 



SerDes產品線適合光學、銅纜線及背板應用,並支援包括PCI Express、光纖通道、XAUI、CEI-11G、10GBASE-KR及SFI等標準。目前SerDes的出貨總通道數已經超過九千五百萬。
 



安華高網址:www.avagotech.com

標籤
相關文章

Avago 40nm SerDes核心擁有28Gbps效能

2010 年 11 月 09 日

萊迪思發表可編程時鐘元件評估板

2009 年 12 月 16 日

盛群新款運算放大器系列亮相

2010 年 03 月 16 日

安華高率先推出多模式乙太光學模組

2010 年 11 月 22 日

亞德諾新款多工器提供閉鎖防護功能

2012 年 08 月 21 日

ADI推出寬頻中頻接收器子系統單晶片

2014 年 12 月 05 日
前一篇
凌力爾特發表新款同步降壓DC-DC控制器
下一篇
彩色化/可撓曲難分高下 電子紙產業熱戰酣