安華高ASIC智慧財產權新突破

2010 年 02 月 26 日

安華高(Avago)宣布已經在40奈米互補式金屬氧化物半導體(CMOS)製程技術上達到25Gbit/s的SerDes效能表現,此為安華高在特定應用積體電路(ASIC)智慧財產權(IP)效能突破的重要成就。
 




安華高在40奈米CMOS製程上達到25Gbit/s的SerDes效能表現。



安華高SerDes核心的關鍵差異在於採用獨特的決策回授等化(DFE)技術,帶來更低的整體耗電以及同級產品中最佳的資料延遲、抗雜訊能力、抖動以及串音干擾效能表現。此外,由於安華高採用了模組化與多重速率架構,因此它的SerDes核心具有相當高的整合度,容易達到數百個通道的設計。
 



SerDes產品線適合光學、銅纜線及背板應用,並支援包括PCI Express、光纖通道、XAUI、CEI-11G、10GBASE-KR及SFI等標準。目前SerDes的出貨總通道數已經超過九千五百萬。
 



安華高網址:www.avagotech.com

標籤
相關文章

Avago 40nm SerDes核心擁有28Gbps效能

2010 年 11 月 09 日

安華高獲頒博科年度供應商獎

2012 年 10 月 17 日

安華高擴充閘極驅動光耦合器系列

2012 年 11 月 21 日

微芯零漂移儀表放大器具備自動校正架構

2014 年 07 月 17 日

RFaxis攜手大聯大拓展CMOS RFeIC解決方案

2014 年 10 月 31 日

意法新推EEPROM儲存晶片使小裝置處理大數據

2019 年 12 月 13 日
前一篇
凌力爾特發表新款同步降壓DC-DC控制器
下一篇
彩色化/可撓曲難分高下 電子紙產業熱戰酣
最新文章

ST汽車微控制器技術為下一代車輛帶來全新突破

2024 年 12 月 27 日

整合雙安全標準架構力保汽車資安

2024 年 12 月 27 日

奇景CES 2025展示WiseEye模組解決方案

2024 年 12 月 27 日

大聯大友尚集團舉辦GenAI生態夥伴論壇

2024 年 12 月 27 日

AI時代國際法規標準發展有備無患

2024 年 12 月 27 日