快取/晶片上快閃記憶體雙管齊下 實現微控制器即時性能

作者: Peter Bishop
2006 年 09 月 28 日
電子產品的功能日益複雜,為達成系統在輸出訊號的即時回應,除了加大處理器的運算速度和通訊頻寬,以及提供高儲存性能外,透過結合快取記憶體、晶片上快閃記憶體、以及頻寬資料匯流排功能的高整合度微控制器,並搭配處理器核心的關鍵架構功能,將可實現微控制器在即時性能上的需求。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

開發工具助攻 MCU升級輕鬆上手

2010 年 01 月 11 日

定義多Gigabit無線通訊規範 WiGig實現多元先進應用

2011 年 04 月 14 日

借力無感測器控制技術 BLDC馬達系統運行效率大增

2015 年 12 月 14 日

同步NB-IoT系統/無線蜂巢網(下) DSP NPSS新同步程序亮相

2019 年 02 月 20 日

優化工作量/資料輸送量 雙核心MCU提高電源效率

2019 年 10 月 24 日

排除多重技術障礙 SiC MOSFET模組設計上手

2022 年 05 月 16 日
前一篇
飛思卡爾發表8位元QD4元件—MC9S08QD4
下一篇
PnPNetwork採用賽普拉斯EZ-USB FX2LP USB控制器