芯科實驗室(Silicon Labs)推出目前市場上最小封裝和最低功耗的新型1路和2路輸出PCI Express(PCIe)時脈產生器,進一步擴展PCIe時脈解決方案。Si52111和Si52112時脈產生器積體電路(IC)完全滿足PCIe Gen1/2/3標準的嚴格要求,特別針對注重電路板空間、功耗和系統成本敏感型的大量消費性、嵌入式、通訊和企業等級應用而設計。
芯科實驗室副總裁暨時序產品總經理Mike Petrowski表示,PCIe介面標準在網路儲存和伺服器及各種應用中的普及,推動對於小尺寸、高整合度和超低功耗PCIe時脈解決方案的需求。芯科實驗室可提供最低功耗PCIe時脈產生器以滿足其應用需求。芯科實驗室PCIe時脈產生器尺寸雖小,但此單晶片解決方案中整合許多其他元件的特性,可大幅提高訊號的完整性。
芯科實驗室Si5211x時脈產生器適用於空間受限、對功耗敏感,以及需要工業標準PCIe連接的消費性電子產品,如數位相機等。為滿足以上消費應用的小尺寸需求,Si5211x時脈元件提供3×3毫米(mm)十接腳薄型矩形平面無引腳封裝(TDFN)封裝,為目前PCIe時脈市場上的最小封裝。超低功耗時脈產生器與同類產品相較可減少高達八倍的電流消耗(小於15毫安培(mA),因此設計人員可更容易滿足綠色能源規範,同時增強系統可靠性。另外,此款晶片還滿足高達50%容差的PCIe抖動要求,具備更低的誤碼率,並進一步提升可靠性。
除節省功耗和提升抖動容差之外,Si5211x時脈產生器還採用創新的推挽式(Push-pull)輸出緩衝技術。相較於目前市場上的解決方案,Si5211x PCIe時脈產生器整合所有終端和參考電阻,無需額外的外部元件。高整合度的晶片設計可為系統設計人員降低物料成本、電路板面積需求和設計複雜度。而其他公司的解決方案大多數需要在每路輸出時脈上增加多達四個電阻,以及一個電流源參考電阻。電阻整合在晶片中還具備另一個優點,設計人員可以在Si5211x IC輸出和接收器輸入之間設計簡潔的傳輸線路,簡化電路板設計,消除時脈傳輸線路的不連續,以提升訊號完整性。
芯科實驗室網址:www.silabs.com