賽靈思(Xilinx)宣布針對DDR2動態隨機存取記憶體(SDRAM)介面的低成本Spartan-3A FPGA開發套件、鎖定多重高效能記憶體界面(I/F)的Virtex-5 FPGA開發平台ML-561及1.7版的記憶體界面產生器(MIG)軟體上市。這些完備的解決方案讓FPGA用戶在各種資訊傳輸速率及匯流排頻寬條件下,快速建置、驗證客製化的記憶體介面設計,加速上市時程。
美光表,美光和賽靈思均致力為最低成本到最高效能的應用,提供與驗證完整的記憶體解決方案。多年合作經驗以確保美光的記憶體元件能與賽靈思的FPGA搭配得天衣無縫。最新的DDR2 SDRAM搭配Spartan-3 Generation與Virtex-5 FPGA,可提供客戶彈性化選擇,並協助其達成低成本與高效能的系統要求。
該記憶體介面解決方案,採用經過生產驗證的90奈米Spartan-3A與65奈米Virtex-5 FPGA所開發的,可支援高達兩倍的頻寬。運用I/O最佳化的Spartan-3A系列元件可迅速建置低成本記憶體界面;而內建75 ps校正電路、可在FPGA任一面連結記憶體的彈性I/O、以及採用創新封裝技術來最小化訊號串音雜訊的Virtex-5 FPGA,則能在廣泛的記憶體界面中提供可靠運作、以及最高的頻寬。
Linley Group指出,從低成本消費性產品到高階通訊系統,記憶體介面與FPGA已深入各種產業,提供200 Mbit/s到超過600 Mbit/s的效能要求,以及高於144位元的匯流排頻寬。賽靈思廣泛的FPGA支援與記憶體界面解決方案,讓設計業者縮短系統開發時間。
Spartan-3A FPGA的DDR2 SDRAM開發套件,讓設計業者能在不到一個小時內取得DDR2 SDRAM並開始運作。開發套件包含完成一個低成本設計所需元件, 內建Spartan-3A FPGA與32M×16 DDR2 SDRAM元件的Spartan-3A Starter Kit機板。預先驗證的參考設計,可顯示267Mbit/s DDR2 SDRAM搭配最低速Spartan-3A FPGA的運作情形。使用其邏輯分析器來的說明檔案,可讓設計業者驗證資料傳輸與監控訊號。亦內含ISE設計軟體與ChipScope Pro分析器的評估光碟、USB FPGA下載纜線、以及英文、日文、韓文以及簡、繁體中文版本的快速啟用指南。
賽靈思網址:www.xilinx.com