賽靈思新錯誤校正IP實現新一代快閃應用

2015 年 08 月 19 日

賽靈思(Xilinx)推出低密度奇偶校驗(LDPC)錯誤校正IP基礎,為雲端與資料中心儲存市場實現各種新一代快閃型應用。由於各種3D NAND技術讓NAND快閃記憶體不斷精進,LDPC錯誤校正已成為一項關鍵的核心功能,以因應現今儲存解決方案對可靠度和耐用度的嚴格要求。


賽靈思數位訊號處理器(DSP)設計長Chris Dick博士表示,該公司在錯誤校正、DSP和LDPC的範疇有多年經驗,可運用這些技術為資料中心儲存市場提供較佳的LDPC解決方案。該公司加強LDPC IP各項功能,以配合快閃記憶體的特性,並有效因應雲端環境的儲存要求。


據了解,該公司的新解決方案擁有逼近薛農極限(Shannon Limit)的程式碼效能,且能達到較低的錯誤率平緩現象(Error Floor),並可同時支援硬性及軟性決策解碼。該架構除了可靈活擴充外,更能支援未來各種新一代的非揮發性記憶體元件(Non-volatile Memory),亦可為儲存應用提供所需的高傳輸量和低延遲率。此外,新款解決方案可減少元件面積和降低功耗,同時其所需的邏輯數量比其他同類解決方案更減少50%。


賽靈思網址:www.xilinx.com

標籤
相關文章

安富利全球ARM系統設計研討6月28日啟動

2011 年 05 月 20 日

賽靈思強推28柰米FPGA目標設計平台

2012 年 02 月 06 日

賽靈思宣布28奈米FPGA正式量產

2012 年 03 月 14 日

賽靈思微波數據機IP瞄準回程傳輸應用

2013 年 02 月 27 日

NI系統模組可縮短嵌入式系統開發時程

2014 年 08 月 07 日

賽靈思協助開源虛擬實境聯盟打造虛擬實境體驗機

2015 年 09 月 02 日
前一篇
搶灘5G新大陸 是德新通道探測方案登場
下一篇
彌補視線死角提升行車安全 ADAS引領車用攝影機飛躍成長